电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T631S12BF

产品描述SRAM 256K X 18 STD-PWR 2.5V DUAL PORT RAM
产品类别存储    存储   
文件大小234KB,共28页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T631S12BF在线购买

供应商 器件名称 价格 最低购买 库存  
70T631S12BF - - 点击查看 点击购买

70T631S12BF概述

SRAM 256K X 18 STD-PWR 2.5V DUAL PORT RAM

70T631S12BF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
零件包装代码CABGA
包装说明LFBGA, BGA208,17X17,32
针数208
制造商包装代码BF208
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B208
JESD-609代码e0
长度15 mm
内存密度4718592 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端口数量2
端子数量208
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装等效代码BGA208,17X17,32
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.01 A
最小待机电流2.4 V
最大压摆率0.355 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
Features
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
HIGH-SPEED 2.5V
IDT70T633/1S
512/256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
Full hardware support of semaphore signaling between
ports on-chip
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Sleep Mode Inputs on both ports
Supports JTAG features compliant to IEEE 1149.1 in
BGA-208 and BGA-256 packages
Single 2.5V (±100mV) power supply for core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 256-ball Ball Grid Array and 208-ball fine pitch
Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
UB
R
LB
R
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 10/12ns (max.)
RapidWrite Mode simplifies high-speed consecutive write
cycles
Dual chip enables allow for depth expansion without
external logic
IDT70T633/1 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
512/256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
18L
(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
18R
(1)
A
0R
TDI
OE
L
CE
0L
CE
1L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
TDO
JTAG
TCK
TMS
TRST
R/W
L
R/W
R
BUSY
L(2,3)
SEM
L
INT
L(3)
(4)
(4)
ZZ
L
ZZ
R
NOTES:
CONTROL
LOGIC
1. Address A
18
x is a NC for IDT70T631.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the
sleep mode pins themselves (ZZx) are not affected during sleep mode.
BUSY
R(2,3)
M/S
SEM
R
INT
R(3)
ZZ
5670 drw 01
NOVEMBER 2017
DSC-5670/10
1
©2017 Integrated Device Technology, Inc.
上海博闻招聘ARM嵌入式应用工程师
工作职责: 1、Linux及wince操作系统上应用软件开发; 2、依据项目进度与需求,能按时完成所需功能开发; 3、分析并解决软件问题,维护并改善程序质量; 4、与测试人员互相沟通合作完成项目进度 ......
bewellsh 求职招聘
关于MSP430F449驱动液晶12864显示温度
求源程序啊 ...
再见亦或不见 微控制器 MCU
linux下的串口调试问题
笔记本没串口,买了根Usb转串口,用minicom -s设置:“ttys1"为串口1,"ttys2"为串口2,问题是:用usb转的那个串口算串口几呢?...
tsz Linux开发
倒立摆有完成基础部分的吗?
本帖最后由 paulhyde 于 2014-9-15 03:26 编辑 RT。。目前卡在倒立那边 ...
zysymantec 电子竞赛
关于激励信号VPWL波形设置问题
我用的ORCAD是15.7版的,我想使用暂态分析OUT端的电压波形,激励信号用的是VPWL,但仿真总提示我有错误,详细的原理图及输出结果见附件中的图,谁斑竹帮我解决,跪求?...
xiaodiao FPGA/CPLD
请教一下各位兄弟一个基础问题,cpu时钟频率和MIPS怎么理解?
我原来理解cpu的时钟频率是每秒执行的指令数 但是发现后来MIPS才是,那这样的话CPU的时钟频率的参考价值在哪里呢? 顺便问问cpu执行的指令是不是每个指令执行的时间都一样?...
yanxd1983 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1350  1826  2825  810  54  44  17  28  40  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved