电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1050M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1050M00DGR概述

CMOS/TTL Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1050M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1050 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎么拆下焊错的多引脚的器件,以保护焊盘上的铜片不脱落?
焊板子的时候,如果要换掉已经焊实的液晶显示板或者七段译码管这种管脚多的器件,把它们取下来,用什么方法可以在不损坏器件的情况下将其取下来啊,还有,取下的时候有什么办法可以保护焊盘上的 ......
Jemima 模拟电子
嵌入式 硬件
嵌入式硬件新手,想把硬件学习好 请大家给点意见,谢谢 应该从哪里下手,推进几本好或者视频、资料等 谢谢...
wlm99111 嵌入式系统
关于在Stellaris上使用TI的仿真器(有图有真相)
手头有一个TI的XDS510PP,一直想知道能不能用在Stellaris上,毕竟TI的开发板上的板载仿真器速度太慢,load一个程序要等很久。 今天找人借到一块6965的开发板来试试。 下面是14pin的TI引 ......
hlx3012 微控制器 MCU
关于全桥滤波的奇怪现象
输入为6V的交流(峰值) 经过整理后变为5V的全波 然后通过电容滤波 输出竟然为4.6V 按道理来讲 峰值为6V 则有效值只有4.2V啊 然后还要整流 输出到电容的只有3.2V啊 怎么滤波后会 ......
qrhrrong 电源技术
wince eboot 怎么单独编译
各位大侠wince eboot 怎么单独编译生成镜像? CE5.0,每次都得重新编译整个OS才能生成eboot.bn0,有没有办法单独编译生成镜像?...
qingyin 嵌入式系统
Twins复合今年4月红馆开演唱会!!!
我很不淡定了。。。 36107 36108 36109 36110 36111...
dukedz 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2180  1476  179  1187  570  24  28  7  45  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved