电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS880F36AT-6

产品描述512K x 18, 256K x 32, 256K x 36 8Mb Sync Burst SRAMs
产品类别存储    存储   
文件大小406KB,共23页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS880F36AT-6概述

512K x 18, 256K x 32, 256K x 36 8Mb Sync Burst SRAMs

GS880F36AT-6规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称GSI Technology
Objectid1945785173
零件包装代码QFP
包装说明LQFP,
针数100
Reach Compliance Codeunknow
ECCN代码3A991.B.2.B
compound_id9827949
最长访问时间6 ns
其他特性FLOW-THROUGH ARCHITECTURE; ALSO OPERATES AT 3.3V SUPPLY
JESD-30 代码R-PQFP-G100
长度20 mm
内存密度9437184 bi
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量100
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX36
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
GS880F18/32/36AT-5.5/6/6.5/7/7.5/8.5
100-Pin TQFP
Commercial Temp
Industrial Temp
Features
• Flow Through mode operation; Pin 14 = No Connect
• 2.5 V or 3.3 V +10%/–10% core power supply
• 2.5 V or 3.3 V I/O supply
• LBO pin for Linear or Interleaved Burst mode
• Internal input resistors on mode pins allow floating mode pins
• Default to Interleaved Pipeline mode
• Byte Write (BW) and/or Global Write (GW) operation
• Internal self-timed write cycle
• Automatic power-down for portable applications
• JEDEC-standard 100-lead TQFP package
512K x 18, 256K x 32, 256K x 36
9Mb Synchronous Burst SRAMs
5.5 ns–8.5 ns
2.5 V or 3.3 V V
DD
2.5 V or 3.3 V I/O
interleave order with the Linear Burst Order (LBO) input. The
Burst function need not be used. New addresses can be loaded
on every cycle with no degradation of chip performance.
Designing for Compatibility
The JEDEC standard for Burst RAMS calls for a FT mode pin
option on Pin 14. Board sites for flow through Burst RAMS
should be designed with V
SS
connected to the FT pin location
to ensure the broadest access to multiple vendor sources.
Boards designed with FT pin pads tied low may be stuffed with
GSI’s pipeline/flow through-configurable Burst RAMs or any
vendor’s flow through or configurable Burst SRAM. Boards
designed with the FT pin location tied high or floating must
employ a non-configurable flow through Burst RAM, like this
RAM, to achieve flow through functionality.
Byte Write and Global Write
Byte write operation is performed by using Byte Write enable
(BW) input combined with one or more individual byte write
signals (Bx). In addition, Global Write (GW) is available for
writing all bytes at one time, regardless of the Byte Write
control inputs.
Sleep Mode
Low power (Sleep mode) is attained through the assertion
(High) of the ZZ signal, or by stopping the clock (CK).
Memory data is retained during Sleep mode.
Core and Interface Voltages
The GS880F18/32/36AT operates on a 2.5 V or 3.3 V power
supply. All input are 3.3 V and 2.5 V compatible. Separate
output power (V
DDQ
) pins are used to decouple output noise
from the internal circuits and are 3.3 V and 2.5 V compatible.
Functional Description
Applications
The GS880F18/32/36AT is a 9,437,184-bit (8,388,608-bit for
x32 version) high performance synchronous SRAM with a
2-bit burst address counter. Although of a type originally
developed for Level 2 Cache applications supporting high
performance CPUs, the device now finds application in
synchronous SRAM applications, ranging from DSP main
store to networking chip set support.
Controls
Addresses, data I/Os, chip enables (E1, E2, E3), address burst
control inputs (ADSP, ADSC, ADV), and write control inputs
(Bx, BW, GW) are synchronous and are controlled by a
positive-edge-triggered clock input (CK). Output enable (G)
and power down control (ZZ) are asynchronous inputs. Burst
cycles can be initiated with either ADSP or ADSC inputs. In
Burst mode, subsequent burst addresses are generated
internally and are controlled by ADV. The burst address
counter may be configured to count in either linear or
Parameter Synopsis
-250
Flow Through
2-1-1-1
t
KQ
tCycle
Curr
(x18)
Curr
(x32/x36)
5.5
5.5
175
200
-225
6.0
6.0
165
190
-200
6.5
6.5
160
180
-166
7.0
7.0
150
170
-150
7.5
7.5
145
165
-133
8.5
8.5
135
150
Unit
ns
ns
mA
mA
Rev: 1.03 11/2004
1/23
© 2001, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
【 信号处理】易于在FPGA上实现的专业级音频编解码器
赛灵思公司(Xilinx, Inc.)携手Coreworks在IBC 2010展会上推出业界首款采用 FPGA 技术压缩多通道音频的一系列全新 Dolby® 及其它音频编码解码器 IP核。由于在单个 FPGA 上可高度集成上述所 ......
hangsky FPGA/CPLD
怎么让stm32F405的PA15引脚做普通IO口使用
怎么让stm32F405的PA15引脚做普通IO口使用:congratulate:好人一生平安~ ...
shijizai stm32/stm8
SAA1064T I2C 四位 LED 驱动器
前面介绍了很多的芯片来做四位的LED驱动电路今天我们还来介绍一下 另 一个芯片...
rain 电源技术
flash烧写问题
我的芯片是6416 1Ghz,flash是am29lv400bt,用作8位异步存储器 我将ce1空间定义为0x02a08a00, 现在的情况是,能够擦除,但是无法烧写,这是为什么呢? 我的烧写实验如下: 在烧写程序里加 ......
x700xt 模拟与混合信号
2012年3月份北京举办的一些重要行业展会和研讨会
2012年北京教育装备展示会 举办地点:北京展览馆举办时间:2012年3月20日~2012年3月21日2012中国低碳产业博览会 举办地点:北京展览馆举办时间:2012年3月21日~2012年3月23日2012年第24届国际 ......
jameswangsynnex 工业自动化与控制
【聊聊DSP】DSP你是我的眼
曾经一直很懵懂,听过DSP这个名词,但是一直不知道这是个什么东西,也上过数字信号处理,但是连DSP长什么样子也不知道它能干什么。 慢慢的知道了DSP原来就是这个东西。 和DSP接触是 ......
刹那光辉 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2175  1617  278  844  969  44  33  6  17  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved