电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

172-7435-E

产品描述Audio Cables / Video Cables / RCA Cables 3.5 STEREO PLUG 72" BLACK/SHIELDED CBL
产品类别电线/电缆   
文件大小64KB,共1页
制造商Kobiconn
标准
下载文档 详细参数 全文预览

172-7435-E在线购买

供应商 器件名称 价格 最低购买 库存  
172-7435-E - - 点击查看 点击购买

172-7435-E概述

Audio Cables / Video Cables / RCA Cables 3.5 STEREO PLUG 72" BLACK/SHIELDED CBL

172-7435-E规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Kobiconn
产品种类
Product Category
Audio Cables / Video Cables / RCA Cables
RoHSDetails
产品
Product
Audio/Video Cables
类型
Type
Stereo Cable
Connector End A3.5 mm Stereo Plug
Connector End A Pin Count3 Position
Connector End BNo Connector
Connector End B Pin Count0 Position
长度
Length
1829 mm
ColorBlack
Number of Conductors3 Conductor
系列
Packaging
Bulk
型式
Gender
Male
Jacket MaterialPolyvinyl Chloride (PVC)
单位重量
Unit Weight
1.128767 oz

文档预览

下载PDF文档
Cable Assemblies 3.5mm
172-7435-E
Cable Assemblies 3.5mm
1829±50 (72.01±1.97)
14±0.3
(.55±.01)
13±3
(.51±.12)
6±2
(.24±.08)
Dimensions: mm (in.)
Electrical Specifications:
Operation Temperature:
-10ºC - +80ºC
Insulation Resistance:
DC/250V 10MΩ Min.
Withstand Voltage:
AC/250V 2mA, for one minute.
Mechanical Specifications:
Tensile Strength:
Overmold to cable jacket shall withstand
3kgf pull min. for one minute.
RoHS Compliant
172-7435-E
Date Last Revised: 10/20/08
Available from Mouser Electronics
1-800-346-6873 / www.mouser.com
KC-301293
Specifications are subject to change without notice. No liability or warranty implied by this information. Environmental compliance based on producer documentation.
C2000芯片烧写方法
TI对于烧写芯片一般是这样建议的: ◆小于1000:用JTAG烧写或者通过串口烧写。 M3,C2000没有类似于MSP430 GANG430这种工具。可能会有一些大型的烧写器,这里可以问问System General ......
dontium 微控制器 MCU
课程3.3.4中提到的交流等电位应如何理解
基于课程 电子电路基础知识讲座 的讨论 https://training.eeworld.com.cn/course/3818 课程3.3.4中提到的交流等电位应如何理解?视频上说,从直流电源的角度,由Va=Vb+Vcc推导出file:/ ......
鬼谷第九 电源技术
求载波发射机和载波接收机原理图
本帖最后由 paulhyde 于 2014-9-15 09:50 编辑 载波发射机要求:由COMS门电路及RC元件组成.宽',窄脉冲序列调制载波幅值(ASK),得到宽,窄调幅波.载波中心频率是150KHZ. 接收机:能将发射机的信号 ......
yuda868 电子竞赛
如何控制FPGA烧写时io口的电平
RT 用的是altera的fpga,在烧写jtag时,其余io口会被拉高,而不是三态 会把俺的外围电路烧坏,有没有办法配置? 像device里设置那样把不用的io口状态设置一下。...
jatamatadada FPGA/CPLD
请问有没哪位使用Keil uVision4或者tkstudio用汇编写过lpc1114的程序?
如题,有的话可以发一份简单的例程给我吗?或者把大概思路说一下,谢谢! 我的邮箱是:psmeng@gmail.com...
kanoka NXP MCU
美国高科技出口管制:为啥ADC比DAC要求严格?
本帖最后由 dontium 于 2015-1-23 13:21 编辑 在这里抛个问题,考考大家: 一般对ADC的出口管制相当严格,而DAC往往显得并不是那么计较 大家猜猜看是什么原因? ...
clark 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1982  879  774  2656  2107  40  18  16  54  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved