电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

GUS-SS8BLF-01-5762-DC

产品描述Resistor Networks & Arrays
产品类别无源元件   
文件大小533KB,共4页
制造商TT Electronics
下载文档 详细参数 全文预览

GUS-SS8BLF-01-5762-DC在线购买

供应商 器件名称 价格 最低购买 库存  
GUS-SS8BLF-01-5762-DC - - 点击查看 点击购买

GUS-SS8BLF-01-5762-DC概述

Resistor Networks & Arrays

GUS-SS8BLF-01-5762-DC规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
TT Electronics
产品种类
Product Category
Resistor Networks & Arrays
ESD经典解答
分享一个ESD经典解答得资料,共同学习!@...
huneybin 电源技术
程序生成的时候出现了错误,不知道是为什么?
编译都是对的,不知道为什么生成不了文件...
Ivanka 51单片机
关于程序的优化问题
用keil或IAR编程,发现很难使用其优化功能,一使用程序就不能正常运行,尤其是高级别的优化。我想是不是应该在程序中做相应的指示说明,但具体又不知道该怎么做。希望有这方面经验的给指教指教。...
dlyltm 微控制器 MCU
三角波比较法PWM跟踪算法
最新在学习PWM电流跟踪这块,有个在APF中常用的三角波比较法PWM跟踪算法,我的程序思路是设置2812计数器增减计数,上溢中断和下溢中断,在中断中采样输出电流,然后和电流指令信号比较,经PI控制器调节后和三角波比较然后调节占空比,可是这种方法只是在三角波的定点和底点进行了比较,好像跟三角波比较法PWM跟踪算法不太一样,不知道大家有什么高见...
xzyxtt DSP 与 ARM 处理器
IP核互连策略及规范
随着超深亚微米工艺的发展, IC设计能力与工艺能力极大提高,采用SoC(System on Chip)将微处理器、IP核、存储器及各种接口集成在单一芯片上,已成为目前IC设计及嵌入式系统发展的趋势和主流。为减少设计风险、缩短设计周期、更集中于应用实现,设计者越来越多的采用IP核复用。在此推动下,IP核互连技术及片上总线(On-Chip Bus)得到迅速发展,反过来它们又对IP核的设计、校验、重用及...
eeleader FPGA/CPLD
芯片电源管脚去耦电容与过孔位置的影响研究
[align=left][/align][align=left]1、论题:[/align][align=left]PCB[font=宋体]设计时,芯片的电源管脚通常需要添加[/font]0.1uF[font=宋体]去耦电容,去耦电容放在管脚附近,在附近打一个过孔至电源层,将电源引入芯片。经常考虑的一个问题是,[/font]PCB[font=宋体]表层走线时电源走线有两种情况[/font]1[fon...
zhengzhiyi312 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 343  435  1146  1305  1654 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved