电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V7599S200BC

产品描述HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE
文件大小291KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70V7599S200BC概述

HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE

文档预览

下载PDF文档
HIGH-SPEED 3.3V 128K x 36
SYNCHRONOUS
BANK-SWITCHABLE
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
x
IDT70V7599S
x
x
x
x
x
x
128K x 36 Synchronous Bank-Switchable Dual-ported
SRAM Architecture
64 independent 2K x 36 banks
– 4 megabits of memory on chip
Bank access controlled via bank address pins
High-speed data access
– Commercial: 3.4ns (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz) (max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
x
x
x
x
x
x
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 208-pin Plastic Quad Flatpack (PQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
Functional Block Diagram
PL/FT
L
OPT
L
CLK
L
ADS
L
CNTEN
L
REPEAT
L
R/W
L
CE
0L
CE
1L
BE
3L
BE
2L
BE
1L
BE
0L
OE
L
PL/FT
R
OPT
R
CLK
R
ADS
R
CNTEN
R
REPEAT
R
R/W
R
CE
0R
CE
1R
BE
3R
BE
2R
BE
1R
BE
0R
OE
R
CONTROL
LOGIC
MUX
2Kx36
MEMORY
ARRAY
(BANK 0)
MUX
CONTROL
LOGIC
I/O
0L-35L
I/O
CONTROL
MUX
2Kx36
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
0R-35R
A
10L
A
0L
BA
5L
BA
4L
BA
3L
BA
2L
BA
1L
BA
0L
ADDRESS
DECODE
ADDRESS
DECODE
A
10R
A
0R
BA
5R
BA
4R
BA
3R
BA
2R
BA
1R
BA
0R
BANK
DECODE
MUX
2Kx36
MEMORY
ARRAY
(BANK 63)
BANK
DECODE
NOTE:
1. The Bank-Switchable dual-port uses a true SRAM
core instead of the traditional dual-port SRAM core.
As a result, it has unique operating characteristics.
Please refer to the functional description on page 19
for details.
MUX
,
TDI
TDO
JTAG
TMS
TCK
TRST
5626 drw 01
DECEMBER 2002
1
DSC 5626/4
©2002 Integrated Device Technology, Inc.
eboot.bin的烧录地址问题(MLC nandflash)
之前一直是在开发板上用nor 启动的方式来烧nand。可生产的话肯定是需要用烧录器烧的。我需要烧入的文件是:block0img.nb0,eboot.bin。在NBL2中可以看到:#define VFL_EBOOT_START_BLOCK (3) ......
maomaoha 嵌入式系统
无线通信中载波带宽是什么?
1、无线通信中载波带宽就是载波最高频率与最低频率之差就是载波带宽,B=Fh-Fl。 2、其实就是不同调制模式占用的带宽。GSM200Khz,WCDMA的5Mhz,TD-SCDMA的1.6Mhz,LTE的1.4-20Mhz,802.11 ......
fish001 无线连接
我与EE相识这3年——long521
本帖最后由 long521 于 2016-4-11 20:05 编辑 我是13年5月注册的EE,想起当时的情景就好像是昨天一样,对于EE我是有丰富的感情的,在和EE认识的这几年中,沾了不少EE的光,买了实惠的开发板 ......
long521 聊聊、笑笑、闹闹
【HC32F460开发板测评】09.通过硬件QSPI来实现对W25Q64的读写操作
HC32F460 系列的四线式串行外设接口(QSPI)是一个存储器控制模块,主要用于和带 SPI 兼容接口的串行 ROM 进行通信,其对象主要包括有串行闪存、串行 EEPROM 以及串行FeRAM。本例程通过QSPI接口 ......
xld0932 国产芯片交流
HidP_GetCaps能在Kernel-Mode Driver中使用吗
想在自己的驱动里通过设备接口读其他设备的usage和usagepage,一系列操作之后获得了Preparese Data,想通过HidP_GetCaps函数获取Capabilities,可是加上这个函数后编译出的sys不能正常加载,设备 ......
whisky1020 嵌入式系统
什么是直流耦合&交流耦合?
本帖最后由 aigtekatdz 于 2022-1-18 18:49 编辑 什么是直流耦合&交流耦合? ...
aigtekatdz 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1843  517  2808  2174  1986  38  11  57  44  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved