电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V7599S-166DR

产品描述HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE
文件大小291KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70V7599S-166DR概述

HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE

文档预览

下载PDF文档
HIGH-SPEED 3.3V 128K x 36
SYNCHRONOUS
BANK-SWITCHABLE
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
x
IDT70V7599S
x
x
x
x
x
x
128K x 36 Synchronous Bank-Switchable Dual-ported
SRAM Architecture
64 independent 2K x 36 banks
– 4 megabits of memory on chip
Bank access controlled via bank address pins
High-speed data access
– Commercial: 3.4ns (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz) (max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
x
x
x
x
x
x
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 208-pin Plastic Quad Flatpack (PQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
Functional Block Diagram
PL/FT
L
OPT
L
CLK
L
ADS
L
CNTEN
L
REPEAT
L
R/W
L
CE
0L
CE
1L
BE
3L
BE
2L
BE
1L
BE
0L
OE
L
PL/FT
R
OPT
R
CLK
R
ADS
R
CNTEN
R
REPEAT
R
R/W
R
CE
0R
CE
1R
BE
3R
BE
2R
BE
1R
BE
0R
OE
R
CONTROL
LOGIC
MUX
2Kx36
MEMORY
ARRAY
(BANK 0)
MUX
CONTROL
LOGIC
I/O
0L-35L
I/O
CONTROL
MUX
2Kx36
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
0R-35R
A
10L
A
0L
BA
5L
BA
4L
BA
3L
BA
2L
BA
1L
BA
0L
ADDRESS
DECODE
ADDRESS
DECODE
A
10R
A
0R
BA
5R
BA
4R
BA
3R
BA
2R
BA
1R
BA
0R
BANK
DECODE
MUX
2Kx36
MEMORY
ARRAY
(BANK 63)
BANK
DECODE
NOTE:
1. The Bank-Switchable dual-port uses a true SRAM
core instead of the traditional dual-port SRAM core.
As a result, it has unique operating characteristics.
Please refer to the functional description on page 19
for details.
MUX
,
TDI
TDO
JTAG
TMS
TCK
TRST
5626 drw 01
DECEMBER 2002
1
DSC 5626/4
©2002 Integrated Device Technology, Inc.
wince 电源管理(控制面板)
各位英雄: 小弟在电源管理方面仍然有几个小问题,请教! 1、定制内核时,已经添加了Power Management(FULL)组件,且SYSGEN_PM也设置为1,可是下载后发现控制面板中没有“电源 ......
sweetpea 嵌入式系统
做PCB板 的一点经验
做PCB的经验之谈...
天使疯子 嵌入式系统
分享一个国人用乐高套件制作的毛笔机器人
类似乐高的套件 不过是国产的 直接看视频吧! http://v.youku.com/v_show/id_XMTA0NDk0MzA4.html...
cardin6 机器人开发
如何从DM9000中获取MAC地址
1、DM9000中是否在出厂的时候就已经有一个MAC地址了 2、如果有,那么怎么获取到这个地址 3、如果没有,那么我有没有什么别的办法来每次生成一个不同的MAC地址...
幸福 嵌入式系统
求解DDKWINDOWINFO结构体
各位大侠 我在看WINCE驱动代码时看到DDKWINDOWINFO结构体,查看MSDN,但对其中的一个成员变量 DWORD dwNumIoWindows; 不知如何理解。MSDN上所说的Number of I/O windows中I/O windows是I/O窗口 ......
yuyang4812 嵌入式系统
【LPC54100】观察LPC54102功耗
【LPC54100】观察LPC54102功耗 一、硬件 191111 通过测量R18上的电压,可以知道LPC54102自己消耗了多少能量 二、测试 1、例子 UART查询 lpcopen_2_14_1_keil_iar_lpc ......
蓝雨夜 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1899  2772  879  1260  269  39  56  18  26  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved