电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V7599S-133DR

产品描述HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE
文件大小291KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70V7599S-133DR概述

HIGH-SPEED 3.3V 128K x 36 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE

文档预览

下载PDF文档
HIGH-SPEED 3.3V 128K x 36
SYNCHRONOUS
BANK-SWITCHABLE
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
x
IDT70V7599S
x
x
x
x
x
x
128K x 36 Synchronous Bank-Switchable Dual-ported
SRAM Architecture
64 independent 2K x 36 banks
– 4 megabits of memory on chip
Bank access controlled via bank address pins
High-speed data access
– Commercial: 3.4ns (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz) (max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
x
x
x
x
x
x
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 208-pin Plastic Quad Flatpack (PQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
Functional Block Diagram
PL/FT
L
OPT
L
CLK
L
ADS
L
CNTEN
L
REPEAT
L
R/W
L
CE
0L
CE
1L
BE
3L
BE
2L
BE
1L
BE
0L
OE
L
PL/FT
R
OPT
R
CLK
R
ADS
R
CNTEN
R
REPEAT
R
R/W
R
CE
0R
CE
1R
BE
3R
BE
2R
BE
1R
BE
0R
OE
R
CONTROL
LOGIC
MUX
2Kx36
MEMORY
ARRAY
(BANK 0)
MUX
CONTROL
LOGIC
I/O
0L-35L
I/O
CONTROL
MUX
2Kx36
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
0R-35R
A
10L
A
0L
BA
5L
BA
4L
BA
3L
BA
2L
BA
1L
BA
0L
ADDRESS
DECODE
ADDRESS
DECODE
A
10R
A
0R
BA
5R
BA
4R
BA
3R
BA
2R
BA
1R
BA
0R
BANK
DECODE
MUX
2Kx36
MEMORY
ARRAY
(BANK 63)
BANK
DECODE
NOTE:
1. The Bank-Switchable dual-port uses a true SRAM
core instead of the traditional dual-port SRAM core.
As a result, it has unique operating characteristics.
Please refer to the functional description on page 19
for details.
MUX
,
TDI
TDO
JTAG
TMS
TCK
TRST
5626 drw 01
DECEMBER 2002
1
DSC 5626/4
©2002 Integrated Device Technology, Inc.
【新手必看】Linux系统安装!
不少初学者都觉得Linux操作系统难用,现特将Linux中的基本操作与DOS操作系统中相似的操作对照比较如下,以让大家尽快入门 1、 Linux的安装时,使用Tab、箭头、空格、回车等键做出选 ......
edu118gct Linux开发
论坛活动小建议--DK-LM3S9B96开发板精品团购
我一直在和单片机 cpld做斗争,很久了就想接触一下arm和dsp,正好论坛有活动就参加了但是因为是arm菜鸟,很想建议坛里的ti的工程师能在活动同时推出一些像 基于Stellaris LM3S9B96一步一步实践 ......
aunra 微控制器 MCU
CC2500RGPR是一种低成本单片2.4G 收发器,为低功耗无线应用而设计
CC2500RGPR是一种低成本单片2.4G收发器,为低功耗无线应用而设计。2400~2483.5MHz ISM及SRD频率波段。高度集成的RF收发芯片,可以配置基带调制解调,最高速率可以到500Kbps。CC2500RGPR强大的硬 ......
2355239041 下载中心专版
EVC中读取 txt 文件,并显示到CEDIT中,但是显示出乱码,应该是WINCE UNIC的问题,我该如何读取出来呢
EVC中读取 txt 文件,并显示到CEDIT中,但是显示出乱码,应该是WINCE UNIC的问题,我该如何读取出来呢 代码如下: LPCTSTR p; if(FindFirstFile(L"1.txt",&wfd)==INVALID_HANDLE_VAL ......
lyzj3210 嵌入式系统
各位大虾帮帮小弟
本人想要一个只要8个io口做的8乘8的键盘电路, 不知道哪位人兄有这方面的资料呢?...
ap0505525 单片机
TPS54310的疑难杂症问题--解决分享
本帖最后由 qwqwqw2088 于 2018-9-21 15:41 编辑 TPS54310是一款TI的可调节输出电压的低输入电压 3A 同步降压转换器,使用比较多低电压输入、大电流输出的同步PWM降压式电压转换电路 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 501  972  1401  833  2560  11  20  29  17  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved