电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC000356DG

产品描述Standard Clock Oscillators SINGLE XO 6 PIN 0.3PS RMS JTR
产品类别无源元件   
文件大小1MB,共12页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

530AC000356DG在线购买

供应商 器件名称 价格 最低购买 库存  
530AC000356DG - - 点击查看 点击购买

530AC000356DG概述

Standard Clock Oscillators SINGLE XO 6 PIN 0.3PS RMS JTR

530AC000356DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
RoHSDetails
频率
Frequency
10 MHz to 945 MHz
频率稳定性
Frequency Stability
20 PPM
负载电容
Load Capacitance
15 pF
工作电源电压
Operating Supply Voltage
3.3 V
电源电压-最小
Supply Voltage - Min
2.97 V
电源电压-最大
Supply Voltage - Max
3.63 V
Output FormatLVPECL
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
5 mm x 7 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
7 mm
宽度
Width
5 mm
高度
Height
1.65 mm
电流额定值
Current Rating
111 mA
类型
Type
Crystal Oscillator
占空比 - 最大
Duty Cycle - Max
55 %
工厂包装数量
Factory Pack Quantity
50
单位重量
Unit Weight
0.006562 oz

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z T O
1 . 4 GH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
高手帮我找个编译错误吧.
我用的是CE6.0 。 系统定制时编译出现一个错误,只能找到最后说 ; Build for Windows CE (Release 601) (Built on Aug 17 2006 15:18:52) File names: Build.log Build.wrn Build.err Build. ......
donote 嵌入式系统
开关电源中几种过流保护方式的比较
开关电源中几种过流保护方式的比较 引言 电源作为一切电子产品的供电设备,除了性能要满足供电产品的要求外,其自身的保护措施也非常重要,如过压、过流、过热保护等。一旦电子产品出现故障时 ......
破茧佼龙 电源技术
【原创】请教各位,F149有时候不能下载,有时可以,是什么原因?
能下和找不到没有任何规律。我看斑竹只顶的帖子说有可能是内、外部 电源冲突,不知道具体是什么意思?...
meiwenbin 微控制器 MCU
Modesim错误
编译完,启动仿真后就出现这种错误。# Reading C:/altera/10.0/modelsim_ase/tcl/vsim/pref.tcl # do vga_nios_run_msim_rtl_vhdl.do # if {} {# vdel -lib rtl_work -all# }# vlib rtl_work# ......
eeleader FPGA/CPLD
关于抢楼结果。。。。。。
:surrender: 五天过去了。。。。。。ZRtech嵌入式联合EEWORLD送福利啦! 抢楼的最新消息还是木有。。。。。。。 这是我第一次抢到的啊。。。。。。:time: 怎么现在还没有消息呢???:surre ......
High哥 FPGA/CPLD
ISE 全局时钟缓冲问题
module count4(out,reset,clk); output out; input reset,clk; reg out; wire clkin; always @(posedge clkin) begin if (reset) ......
zhuxinyu2008 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1180  1674  1112  2241  1194  2  9  55  28  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved