电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HY57V283220T-55

产品描述4 Banks x 1M x 32Bit Synchronous DRAM
产品类别存储    存储   
文件大小906KB,共15页
制造商SK Hynix(海力士)
官网地址http://www.hynix.com/eng/
下载文档 详细参数 全文预览

HY57V283220T-55概述

4 Banks x 1M x 32Bit Synchronous DRAM

HY57V283220T-55规格参数

参数名称属性值
厂商名称SK Hynix(海力士)
零件包装代码TSOP2
包装说明TSSOP, TSSOP86,.46,20
针数86
Reach Compliance Codeunknow
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间5 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)183 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PDSO-G86
长度22.238 mm
内存密度134217728 bi
内存集成电路类型SYNCHRONOUS DRAM
内存宽度32
功能数量1
端口数量1
端子数量86
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4MX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP86,.46,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
电源3.3 V
认证状态Not Qualified
刷新周期4096
座面最大高度1.194 mm
自我刷新YES
连续突发长度1,2,4,8,FP
最大待机电流0.001 A
最大压摆率0.22 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
HY57V283220(L)T(P)/ HY5V22(L)F(P)
4 Banks x 1M x 32Bit Synchronous DRAM
Revision History
Revision No.
0.1
History
Defined Preliminary Specification
1)
2)
3)
4)
5)
6)
Modified FBGA Ball Configuration Typo.
Changed Functional Block Diagram from A10 to A11.
Changed V
DD
min from 3.0V to 3.135V.
Changed Cap. Value from C11, 3, 5 to 4pf & C12, 3.8 to 4pf.
Insert t
AC2
Value.
Insdrt t
RAS
& CLK Value.
Remark
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
Defined I
DD
Spec.
Delited Preliminary.
Changed I
DD
Spec.
133MHz Speed Added
Changed FBGA Package Size from 11x13 to 8x13.
1) Changed V
DD
min from 3.135V to 3.0V.
2) Changed V
IL
min from V
SSQ
-0.3V to -0.3V.
Modified of size erra. (Page15)
(Equation :
13.00
±
10
-> 13.00
±
0.10)
This document is a general product description and is subject to change without notice. Hynix Semiconductor Inc. does not assume
any responsibility for use of circuits described. No patent licenses are implied.
Rev. 0.9 / July 2004
单片机仿真软件 Proteus Pro 7.1
45313...
wzt FPGA/CPLD
探头对阻抗测试一定有影响?不信来看
作者:一博科技高速先生自媒体成员 周伟 为什么阻抗测试范围不能是整个线路段而是30%(50%)~70%段呢?上次雷豹的这个疑问不好意思直接问师傅,但他也没有停下找寻答案的脚步,既然师傅不好 ......
yvonneGan PCB设计
求购《VHDL入门·解惑·经典实例·经验总结》这本书!!
求购《VHDL入门·解惑·经典实例·经验总结》这本书,一手二手电子版皆可,原价求购且本人承担运费,有意者请联系QQ:764269222...
lance147 FPGA/CPLD
人才招聘:某知名通信公司大量招聘软、硬件开发人员!(杭州)
具体要求: 1、有一定的软件开发经验。本科两年工作经验,硕士1年工作经验。 2、岗位多多:研发,测试、QA等,工作地点:杭州。 有意向者可尽快将简历发送至:zjcgp808@163.com ...
liufan 嵌入式系统
TL431恒流源问题
为何我用TL431设计的恒流源电路没有电流输出呢?请高手指点,谢谢 ...
lyb358 嵌入式系统
avr单片机ad采样问题
我用avr自带的单片机进行采样,传感器的电源不和单片机的电源不是同一个,传感器输出的信号如何才能被单片机的准确采集到?利用avr内部基准电源还是外部接电源比较好?...
iqtao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2673  1033  2381  1781  1015  13  46  53  48  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved