1Gb DDR2 SDRAM(DDP)
参数名称 | 属性值 |
是否Rohs认证 | 不符合 |
厂商名称 | SK Hynix(海力士) |
零件包装代码 | BGA |
包装说明 | LFBGA, BGA63,9X11,32 |
针数 | 63 |
Reach Compliance Code | unknown |
ECCN代码 | EAR99 |
访问模式 | FOUR BANK PAGE BURST |
最长访问时间 | 0.6 ns |
其他特性 | AUTO/SELF REFRESH |
最大时钟频率 (fCLK) | 200 MHz |
I/O 类型 | COMMON |
交错的突发长度 | 4,8 |
JESD-30 代码 | R-PBGA-B63 |
JESD-609代码 | e0 |
长度 | 14 mm |
内存密度 | 1073741824 bit |
内存集成电路类型 | DDR DRAM |
内存宽度 | 4 |
功能数量 | 1 |
端口数量 | 1 |
端子数量 | 63 |
字数 | 268435456 words |
字数代码 | 256000000 |
工作模式 | SYNCHRONOUS |
最高工作温度 | 85 °C |
最低工作温度 | |
组织 | 256MX4 |
输出特性 | 3-STATE |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | LFBGA |
封装等效代码 | BGA63,9X11,32 |
封装形状 | RECTANGULAR |
封装形式 | GRID ARRAY, LOW PROFILE, FINE PITCH |
峰值回流温度(摄氏度) | NOT SPECIFIED |
电源 | 1.8 V |
认证状态 | Not Qualified |
刷新周期 | 8192 |
座面最大高度 | 1.35 mm |
自我刷新 | YES |
连续突发长度 | 4,8 |
最大待机电流 | 0.012 A |
最大压摆率 | 0.275 mA |
最大供电电压 (Vsup) | 1.9 V |
最小供电电压 (Vsup) | 1.7 V |
标称供电电压 (Vsup) | 1.8 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | OTHER |
端子面层 | Tin/Lead (Sn/Pb) |
端子形式 | BALL |
端子节距 | 0.8 mm |
端子位置 | BOTTOM |
处于峰值回流温度下的最长时间 | NOT SPECIFIED |
宽度 | 12.33 mm |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved