电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

HYS72D256920HBR-6-C

产品描述184-Pin Registered Double-Data-Rate SDRAM Module
产品类别存储    存储   
文件大小1MB,共39页
制造商QIMONDA
标准
下载文档 详细参数 选型对比 全文预览

HYS72D256920HBR-6-C概述

184-Pin Registered Double-Data-Rate SDRAM Module

HYS72D256920HBR-6-C规格参数

参数名称属性值
是否Rohs认证符合
厂商名称QIMONDA
零件包装代码DIMM
包装说明DIMM, DIMM184
针数184
Reach Compliance Codeunknow
ECCN代码EAR99
访问模式DUAL BANK PAGE BURST
最长访问时间0.7 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)166 MHz
I/O 类型COMMON
JESD-30 代码R-XDMA-N184
JESD-609代码e4
内存密度19327352832 bi
内存集成电路类型DDR DRAM MODULE
内存宽度72
湿度敏感等级3
功能数量1
端口数量1
端子数量184
字数268435456 words
字数代码256000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256MX72
输出特性3-STATE
封装主体材料UNSPECIFIED
封装代码DIMM
封装等效代码DIMM184
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)260
电源2.6 V
认证状态Not Qualified
刷新周期8192
自我刷新YES
最大待机电流1.28 A
最大压摆率5.75 mA
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层Gold (Au)
端子形式NO LEAD
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40

HYS72D256920HBR-6-C相似产品对比

HYS72D256920HBR-6-C HYS72D64301HBR_07 HYS72D128300HBR-5-C HYS72D64301HBR-6-C HYS72D256320HBR-6-C HYS72D256320HBR-5-C HYS72D128900HBR-6-C
描述 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module 184-Pin Registered Double-Data-Rate SDRAM Module
是否Rohs认证 符合 - 符合 符合 符合 符合 符合
厂商名称 QIMONDA - QIMONDA QIMONDA QIMONDA QIMONDA QIMONDA
零件包装代码 DIMM - DIMM DIMM DIMM DIMM DIMM
包装说明 DIMM, DIMM184 - DIMM, DIMM184 DIMM, DIMM184 DIMM, DIMM184 DIMM, DIMM184 DIMM, DIMM184
针数 184 - 184 184 184 184 184
Reach Compliance Code unknow - unknow unknow unknow unknow unknow
ECCN代码 EAR99 - EAR99 EAR99 EAR99 EAR99 EAR99
访问模式 DUAL BANK PAGE BURST - SINGLE BANK PAGE BURST SINGLE BANK PAGE BURST DUAL BANK PAGE BURST DUAL BANK PAGE BURST SINGLE BANK PAGE BURST
最长访问时间 0.7 ns - 0.5 ns 0.7 ns 0.7 ns 0.5 ns 0.7 ns
其他特性 AUTO/SELF REFRESH - AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH
最大时钟频率 (fCLK) 166 MHz - 200 MHz 166 MHz 166 MHz 200 MHz 166 MHz
I/O 类型 COMMON - COMMON COMMON COMMON COMMON COMMON
JESD-30 代码 R-XDMA-N184 - R-XDMA-N184 R-XDMA-N184 R-XDMA-N184 R-XDMA-N184 R-XDMA-N184
JESD-609代码 e4 - e4 e4 e4 e4 e4
内存密度 19327352832 bi - 9663676416 bi 4831838208 bi 19327352832 bi 19327352832 bi 9663676416 bi
内存集成电路类型 DDR DRAM MODULE - DDR DRAM MODULE DDR DRAM MODULE DDR DRAM MODULE DDR DRAM MODULE DDR DRAM MODULE
内存宽度 72 - 72 72 72 72 72
湿度敏感等级 3 - 3 3 3 3 3
功能数量 1 - 1 1 1 1 1
端口数量 1 - 1 1 1 1 1
端子数量 184 - 184 184 184 184 184
字数 268435456 words - 134217728 words 67108864 words 268435456 words 268435456 words 134217728 words
字数代码 256000000 - 128000000 64000000 256000000 256000000 128000000
工作模式 SYNCHRONOUS - SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C - 70 °C 70 °C 70 °C 70 °C 70 °C
组织 256MX72 - 128MX72 64MX72 256MX72 256MX72 128MX72
输出特性 3-STATE - 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 UNSPECIFIED - UNSPECIFIED UNSPECIFIED UNSPECIFIED UNSPECIFIED UNSPECIFIED
封装代码 DIMM - DIMM DIMM DIMM DIMM DIMM
封装等效代码 DIMM184 - DIMM184 DIMM184 DIMM184 DIMM184 DIMM184
封装形状 RECTANGULAR - RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 MICROELECTRONIC ASSEMBLY - MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度) 260 - 260 260 260 260 260
电源 2.6 V - 2.6 V 2.6 V 2.6 V 2.6 V 2.6 V
认证状态 Not Qualified - Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
刷新周期 8192 - 8192 8192 8192 8192 8192
自我刷新 YES - YES YES YES YES YES
最大待机电流 1.28 A - 0.78 A 0.41 A 1.28 A 1.46 A 0.7 A
最大压摆率 5.75 mA - 5.14 mA 2.49 mA 5.75 mA 6.5 mA 4.58 mA
最大供电电压 (Vsup) 2.7 V - 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V
最小供电电压 (Vsup) 2.3 V - 2.5 V 2.3 V 2.3 V 2.5 V 2.3 V
标称供电电压 (Vsup) 2.5 V - 2.6 V 2.5 V 2.5 V 2.6 V 2.5 V
表面贴装 NO - NO NO NO NO NO
技术 CMOS - CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL - COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Gold (Au) - Gold (Au) Gold (Au) Gold (Au) Gold (Au) Gold (Au)
端子形式 NO LEAD - NO LEAD NO LEAD NO LEAD NO LEAD NO LEAD
端子节距 1.27 mm - 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL - DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 40 - 40 40 40 40 40
我公司现急需一名资深技术支持工程师(天津工作)
公司概述:天津市创芯微电子技术有限公司(Innova)是一家以研发、设计、开发集成电路产品为主的研发型企业。产品以电源管理芯片、模数集成电路、通讯接口芯片为主,技术指标达到国际水平和国内领先水平。已有或正在研发的产品有超低压高效率同步DC/DC转换器、低压差(LDO)线性稳流器、高效率LDO降压DC-DC转换芯片、HDTV专用高速视频信号模数转换器、℃等,产品适用于数码相机和摄像机、手机终端、掌上...
innova 求职招聘
FPGA 电路板设计怎样提高可靠性?
欢迎大家发言!...
eeleader FPGA/CPLD
一种具有恒功率控制的单级功率因数校正电路
一种具有恒功率控制的单级功率因数校正电路 摘要:提出了一种具有恒功率控制的单级功率因数校正电路。该电路功率因数校正级工作在电流断续模式,具有较低的总谐波畸变和较高的功率因数。该电路的直接能量传递方式降低了直流母线电压并且提高了电路的效率。采用恒功率控制方式使得电路具有良好的输出特性。并通过仿真和实验结果证明了电路的可行性。 关键词:变换器;单级功率因数校正;恒功率控制近年来,功率因数校正(PFC)...
zbz0529 工控电子
转载------变压器同名端检测方法
感觉很实用,分享下。...
lovelee 综合技术交流
如何进行GPS开发,需要什么设备?如何选择GPS模块和MCU
最近再研究GPS设备,但是不知道开发GPS需要什么样的开发板,如何选择GPS模块和MCU,有什么标准吗?有开发经验的指点一下,谢谢!...
wangxuguang150 嵌入式系统
收发器在接收端为什么要采用一个bitslip模块以及该模块的实现
RT。采用了altlvds_tx和altlvds_rx核,在接收端串行转并行以后,采用了一个bitslip模块。好像完成了一个比特偏移的功能。这里不是很明白为什么要采用bitslip,还有如果要自己用verilog来实现的话应该怎么做?网上查了好久,很少有这方面的资料。求助大家了,十分感谢!:faint:...
robertslyh FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 120  341  638  778  1142 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved