电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7130LA55CGI

产品描述1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64
产品类别存储   
文件大小156KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7130LA55CGI概述

1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64

1K × 8 双端口静态随机存储器, 100 ns, PQFP64

IDT7130LA55CGI规格参数

参数名称属性值
功能数量1
端子数量64
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间100 ns
加工封装描述14 × 14 MM, 1.40 MM HEIGHT, 绿色, TQFP-64
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, 低 PROFILE
表面贴装Yes
端子形式GULL WING
端子间距0.8000 mm
端子涂层MATTE 锡
端子位置
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
内存宽度8
组织1K × 8
存储密度8192 deg
操作模式ASYNCHRONOUS
位数1024 words
位数1K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
APRIL 2006
1
DSC-2689/13
©2006 Integrated Device Technology, Inc.
【 信号处理】用FPGA替代DSP实现即使视频处理
随着数字融合的进一步发展,系统的设计和实现需要更大的灵活性,以解决将完全不同的标准和要求整合为同类产品时引发的诸多问题。本文介绍FPGA在视频处理中的应用,与ASSP和芯片组解决方案相比, ......
hangsky FPGA/CPLD
手机=“21世纪的香烟”?
那天吃饭时候,还在为手机装不装裤兜里辩论。结果,就发现了这个贴: 英国移动通信健康研究计划负责人,全球知名手机辐射研究专家LawrieChallis教授表示,最近几年很多研究-其中包括他自己 ......
leslie 无线连接
关于vxwork 中使用Target server问题
我想把我的工程下载到目标机上用target server 就报错 说的时连接超时 我在 WEB中把网络属性也加上了 config.h文件中也改了 两处 网络ping也ping的通 就是下载不了 小女子都弄了好久了哟 有没有 ......
liloude 嵌入式系统
ISE 10.1 ISE 11.5 ISE12.1的差别
ISE 10.1 ISE 11.5 ISE12.1的差别有哪些呢?看官方的介绍很好啊,可是实际用起来呢?想问大家高版本的ise除了期间上支持的更多,还有什么好处呢?特别是MAP和R&P呢?...
eeleader FPGA/CPLD
EEWORLD大学堂----唐老师讲运算放大器
唐老师讲运算放大器:https://training.eeworld.com.cn/course/5828唐老师讲运算放大器...
JFET 模拟电子
通信领域哪个职业更赚钱?
:$ 虽然有些太......,但是不免也关注下。:lol 大家都是什么行业的啊?...
john_wang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2543  730  2380  39  26  15  51  12  25  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved