电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7130SA100L48GB

产品描述1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64
产品类别存储   
文件大小156KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7130SA100L48GB概述

1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64

1K × 8 双端口静态随机存储器, 100 ns, PQFP64

IDT7130SA100L48GB规格参数

参数名称属性值
功能数量1
端子数量64
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间100 ns
加工封装描述14 × 14 MM, 1.40 MM HEIGHT, 绿色, TQFP-64
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, 低 PROFILE
表面贴装Yes
端子形式GULL WING
端子间距0.8000 mm
端子涂层MATTE 锡
端子位置
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
内存宽度8
组织1K × 8
存储密度8192 deg
操作模式ASYNCHRONOUS
位数1024 words
位数1K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
APRIL 2006
1
DSC-2689/13
©2006 Integrated Device Technology, Inc.
串口通信 之用C语言编写串口程序
在当今,流行的编程软件种类繁多,它们编程方便、易于维护,但是在与硬件直接打交道和编制系统软件时却束手无策,于是C语言就有了用武之地。C语言作为汇编语言与高级语言之间的一种过渡语言,兼 ......
rain 单片机
【藏书阁】8051单片机实践与应用
39675 目录: 第1章 MCS一引的结构 1.1 单片机微处理器的简介 1.l.l 单片机微处理器系列介绍 1.1.2 单片机微处理器的应用范围 1.2 MCS-51单片机简介 1.3 8051/8052的引脚图 ......
wzt 51单片机
开源共享《FPGA实战手册》为FPGA学习入门、进阶开发等工程技术实践手册
《FPGA实战手册》为FPGA学习入门、进阶开发等工程技术实践手册,内容主要为:FPGA基本设计模块,进阶设计模块,图文并茂,手把手教你学习FPGA开发设计,该书所有权归属--大西瓜FPGA开发团队,严 ......
王WJR FPGA/CPLD
嵌入式软件采购,供应商质量保证
聘用:我这里需要嵌入式软件采购工作的朋友(2年以上工作经验)或者是供应商质量保证方面工作的相关朋友(4年以上工作经验),是一规模强大的法资公司,全球500强之一。如有疑问或问题,请联系 ......
xiongbg 嵌入式系统
有偿求救!!救命啊~~
小弟小留学生一枚,糊里糊涂地选了一门需要使用FPGA编程的课,如今被几个作业弄得生不如死,听说此坛众神云集,特来此有偿求救。导师要求是用quartus II 12.1软件编程,然后在terasic的DE0-Nano ......
RaistlinMING FPGA/CPLD
【ST电机测评】5.测评任务二三进行
本帖最后由 我的学号 于 2018-7-3 22:44 编辑 本次活动的任务二和任务三如下所示: 任务二:得到FOC控制时的关键变量:Ia, Ib, Ic, Ialpha, Ibeta, Id, Iq, Vd, Vq , 并且截图 任务三:监 ......
我的学号 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1952  929  749  857  523  16  38  21  41  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved