电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140SA100PGB

产品描述1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64
产品类别存储   
文件大小156KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7140SA100PGB概述

1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64

1K × 8 双端口静态随机存储器, 100 ns, PQFP64

IDT7140SA100PGB规格参数

参数名称属性值
功能数量1
端子数量64
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间100 ns
加工封装描述14 × 14 MM, 1.40 MM HEIGHT, 绿色, TQFP-64
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, 低 PROFILE
表面贴装Yes
端子形式GULL WING
端子间距0.8000 mm
端子涂层MATTE 锡
端子位置
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
内存宽度8
组织1K × 8
存储密度8192 deg
操作模式ASYNCHRONOUS
位数1024 words
位数1K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
APRIL 2006
1
DSC-2689/13
©2006 Integrated Device Technology, Inc.
verilog仿真和书上不一样
module shunxu(q0,q1,q2,clk,clr);outputq0,q1,q2;inputclk,clr;regq0,q1,q2;regx,y;always @(posedge clk)beginif(clr)beginy<='b000;x<='b001;endelsebeginy<=x;x<={x,x};endq0< ......
常见泽1 FPGA/CPLD
关于在IspLever Classic中使用Verilog HDL语言编程的问题
问题是这样的,我想在IspLever Classic中用Verilog HDL语言,对GAL16V8D芯片进行编程,可是在建立文件时出现以下错误:Schematic/Verilog HDL design entry is not supportted with this instal ......
eeleader-mcu FPGA/CPLD
stm32F107 +83848 100M时候能收数据不能发数据
107+83848 在强制10M的模式下能够收发,强制100M能收到数据发不出数据,在自适应模式下和100M模式下一样,咋解决呢?...
L_686 stm32/stm8
网络管理员的出路
我04年专科法律毕业,之后找工作一直不顺利,在外面瞎混了一年,后来在培训机构培训了一年的网络工程师,期间通过培训老师的关系花了1700元找人替考了CCNA考试,拿到了CCNA证书(花钱买证书,主 ......
eeleader 工作这点儿事
ku波段的电源滤波电容如何选择
ku波段的电源滤波电容如何选择 是倍频上去的有五路频率各不相同...
gongjl PCB设计
PLC控制系统设计注意事项
一、选型 1、系统规模首先应确定是用PLC单机还是用PLC形成网络,由此计算出PLC输入、输出点数,并且要留有一定余量(10%)。 2、确定负载类型根据PLC输出端所带的负载是直流还是交流型,是大电 ......
eeleader 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1637  1924  2560  2440  249  21  43  59  58  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved