电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74FCT162501CTPVG

产品描述Bus Transceivers 18BIT REG TRANSCIVR
产品类别逻辑    逻辑   
文件大小73KB,共7页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

74FCT162501CTPVG在线购买

供应商 器件名称 价格 最低购买 库存  
74FCT162501CTPVG - - 点击查看 点击购买

74FCT162501CTPVG概述

Bus Transceivers 18BIT REG TRANSCIVR

74FCT162501CTPVG规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SSOP
包装说明SSOP, SSOP56,.4
针数56
制造商包装代码PVG56
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
系列FCT
JESD-30 代码R-PDSO-G56
JESD-609代码e3
长度18.415 mm
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
最大I(ol)0.024 A
湿度敏感等级1
位数18
功能数量1
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP56,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TUBE
峰值回流温度(摄氏度)260
电源5 V
Prop。Delay @ Nom-Sup4.3 ns
传播延迟(tpd)4.4 ns
认证状态Not Qualified
座面最大高度2.794 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
翻译N/A
触发器类型POSITIVE EDGE
宽度7.493 mm

文档预览

下载PDF文档
IDT74FCT162501AT/CT
FAST CMOS 18-BIT REGISTERED TRANSCEIVER
INDUSTRIAL TEMPERATURE RANGE
FAST CMOS
18-BIT REGISTERED
TRANSCEIVER
FEATURES:
0.5 MICRON CMOS Technology
High-speed, low-power CMOS replacement for ABT functions
Typical t
SK(o)
(Output Skew) < 250ps
Low input and output leakage
1µA (max.)
ESD > 2000V per MIL-STD-883, Method 3015; > 200V using
machine model (C = 200pF, R = 0)
Balanced Output Drivers (±24mA)
Reduced system switching noise
Typical V
OLP
(Output Ground Bounce) < 0.6V at V
CC
= 5V,
T
A
= 25°C
Available in SSOP and TSSOP packages
IDT74FCT162501AT/CT
DESCRIPTION:
The FCT162501T 18-bit registered transceivers are built using advanced
dual metal CMOS technology. These high-speed, low-power 18-bit registered
bus transceivers combine D-type latches and D-type flip-flops to allow data flow
in transparent, latched and clocked modes. Data flow in each direction is
controlled by output-enable (OEAB and
OEBA),
latch enable (LEAB and LEBA)
and clock (CLKAB and CLKBA) inputs. For A-to-B data flow, the device
operates in transparent mode when LEAB is high. When LEAB is low, the A data
is latched if CLKAB is held at a high or low logic level. If LEAB is low, the A bus
data is stored in the latch/flip-flop on the low-to-high transition of CLKAB. OEAB
is the output enable for the B port. Data flow from the B port to the A port is similar
but requires using
OEBA,
LEBA and CLKBA. Flow-through organization of
signal pins simplifies layout. All inputs are designed with hysteresis for improved
noise margin.
The FCT162501T has balanced output drive with current limiting resistors.
This offers low ground bounce, minimal undershoot, and controlled output fall
times–reducing the need for external series terminating resistors. The
FCT162501T is a plug-in replacement for the FCT16501T and ABT16501 for
on-board bus interface applications.
FUNCTIONAL BLOCK DIAGRAM
1
30
28
27
OEAB
CLKBA
LEBA
OEBA
CLKAB
LEAB
55
2
C
A
1
3
C
D
54
B
1
D
C
D
C
D
TO 17 OTHER CHANNELS
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
© 2009 Integrated Device Technology, Inc.
SEPTEMBER 2009
DSC-2753/6

74FCT162501CTPVG相似产品对比

74FCT162501CTPVG 74FCT162501CTPAG8
描述 Bus Transceivers 18BIT REG TRANSCIVR Bus Transceivers 18 BIT REG. TRANSCEIVER
Brand Name Integrated Device Technology Integrated Device Technology
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SSOP TSSOP
包装说明 SSOP, SSOP56,.4 TSSOP, TSSOP56,.3,20
针数 56 56
制造商包装代码 PVG56 PAG56
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
控制类型 INDEPENDENT CONTROL INDEPENDENT CONTROL
计数方向 BIDIRECTIONAL BIDIRECTIONAL
系列 FCT FCT
JESD-30 代码 R-PDSO-G56 R-PDSO-G56
JESD-609代码 e3 e3
长度 18.415 mm 14 mm
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER
最大I(ol) 0.024 A 0.024 A
湿度敏感等级 1 1
位数 18 18
功能数量 1 1
端口数量 2 2
端子数量 56 56
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE WITH SERIES RESISTOR
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP TSSOP
封装等效代码 SSOP56,.4 TSSOP56,.3,20
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法 TUBE TAPE AND REEL
峰值回流温度(摄氏度) 260 260
电源 5 V 5 V
Prop。Delay @ Nom-Sup 4.3 ns 4.3 ns
传播延迟(tpd) 4.4 ns 4.4 ns
认证状态 Not Qualified Not Qualified
座面最大高度 2.794 mm 1.1 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 0.635 mm 0.5 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
翻译 N/A N/A
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 7.493 mm 6.1 mm
申请使用LX9
本帖最后由 supereic 于 2011-8-17 15:00 编辑 ]...
supereic FPGA/CPLD
几款大公司的LED灯泡跟大家分享
513035130451305513065130751302 几款大公司的LED灯泡跟大家分享 ...
探路者 LED专区
基于FPGA的DDS信号源
533797 ...
至芯科技FPGA大牛 FPGA/CPLD
怎么用VHDL语言实现1602的字母的直接输入
我想通过FPGA实现与1602的控制 想显示几个英文字母 但是不知道用VHDL语言怎么实现 知道的告诉一声...
heningbo FPGA/CPLD
计数器与定时器
计数器与定时器一、计数概念的引入 从选票的统计谈起:画“正”。这就是计数,生活中计数的例子处处可见。例:录音机上的计数器、家里面用的电度表、汽车上的里程表等等,再举一个工业生产中 ......
yuandayuan6999 单片机
线性汇编数组问题
最近刚开始接触,有个问题想请教一下各位大大们我如何在线性汇编中调用C语言中已经定义的数组 例如:int A={0,1,2};B={{0,1,2},{0,1,2},{0,1,2}}如果在线性汇编中如何定义数组并赋值(一维、二 ......
r0500s2005 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1449  2343  955  1683  927  21  7  4  10  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved