电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71016S12PHG

产品描述SRAM 64Kx16 ASYNCHRONOUS 5.0V STATIC RAM
产品类别存储    存储   
文件大小83KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

71016S12PHG在线购买

供应商 器件名称 价格 最低购买 库存  
71016S12PHG - - 点击查看 点击购买

71016S12PHG概述

SRAM 64Kx16 ASYNCHRONOUS 5.0V STATIC RAM

71016S12PHG规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSOP
包装说明TSOP2, TSOP44,.46,32
针数44
制造商包装代码PHG44
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
Samacsys DescriptionTSOP TYPE II 10.2 X 18.4 MM
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-G44
JESD-609代码e3
长度18.41 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量44
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装等效代码TSOP44,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.01 A
最小待机电流4.5 V
最大压摆率0.21 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
CMOS Static RAM
1 Meg (64K x 16-Bit)
Features
Description
IDT71016S
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
– Commercial : 12/15/20ns
– Industrial: 15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly TTL-
compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Commercial and industrial product available in 44-pin
Plastic SOJ package and 44-pin TSOP package
The IDT71016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using high-perfomance, high-reliability CMOS
technology. This state-of-the-art technology, combined with innovative
circuit design techniques, provides a cost-effective solution for high-speed
memory needs.
The IDT71016 has an output enable pin which operates as fast as 7ns,
with address access times as fast as 12ns. All bidirectional inputs and
outputs of the IDT71016 are TTL-compatible and operation is from a single
5V supply. Fully static asynchronous circuitry is used, requiring no clocks
or refresh for operation.
The IDT71016 is packaged in a JEDEC standard 44-pin Plastic SOJ
and 44-pin TSOP Type II.
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A15
Address
Buffers
Row / Column
Decoders
I/O 15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
,
CS
I/O 8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O 7
I/O 0
BHE
Byte
Enable
Buffers
BLE
3210 drw 01
SEPTEMBER 2013
1
©2013 Integrated Device Technology, Inc.
DSC-3210/11
STM32F107+lwip的tcp传输速度问题
为什么用udp传输速度可以达到8M字节每秒,用tcp只有几十K呢?SND_BUF设置也加大了,还是不行!没有采用操作系统,直接调用lwip底层接口...
stonepal stm32/stm8
什么时候ee团购搞个FPGA开发板的团购啊??
如题!!!...
inner_peace FPGA/CPLD
超低功耗MCU的选型技巧与设计思路
循序渐进式的功耗优化已经不再是超低功耗mcu的游戏规则,而是“突飞猛进”模式,与功耗相关的很多指标都不断刷新记录。我们在选择合适的超低功耗mcu时要掌握必要的技巧,在应用时还需要一些设计 ......
1247977828 Microchip MCU
电压电流可调及显示的双直流线性电源有什么好方案?
电压电流均可调,并且可显示,双电源,最好不共地,线性电源,又没有现成的或者好的方案? 0-15V,2A ...
wangfuchong DIY/开源硬件专区
(转)usb开发软件篇
文字太多,用附件发...
wokao55555 单片机
对PLD进行边界扫描(JTAG)故障诊断
摘要: 结合自适应算法、CX-TB导通测试算法以及二进制计数测试序列,给出了用软件控制EPM9320LC84边界扫描链路,以输出图形并采集引脚对图形的响应,然后通过比较输出测试图形与采集测试图形的 ......
songbo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2160  1462  1625  614  1879  44  30  33  13  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved