电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T651S12BC

产品描述SRAM 256K X 36 STD-PWR 2.5V DUAL PORT RAM
产品类别存储    存储   
文件大小251KB,共29页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T651S12BC在线购买

供应商 器件名称 价格 最低购买 库存  
70T651S12BC - - 点击查看 点击购买

70T651S12BC概述

SRAM 256K X 36 STD-PWR 2.5V DUAL PORT RAM

70T651S12BC规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明LBGA, BGA256,16X16,40
针数256
制造商包装代码BC256
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Samacsys DescriptionCHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
内存密度9437184 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度36
湿度敏感等级3
功能数量1
端口数量2
端子数量256
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.01 A
最小待机电流2.4 V
最大压摆率0.355 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度17 mm

文档预览

下载PDF文档
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
IDT70T651/9S
HIGH-SPEED 2.5V
256/128K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 10/12ns (max.)
RapidWrite Mode simplifies high-speed consecutive write
cycles
Dual chip enables allow for depth expansion without
external logic
IDT70T651/9 easily expands data bus width to 72 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
BE
3L
BE
2L
BE
1L
BE
0L
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Sleep Mode Inputs on both ports
Supports JTAG features compliant to IEEE 1149.1
Single 2.5V (±100mV) power supply for core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 256-ball Ball Grid Array, 208-pin Plastic Quad
Flatpack and 208-ball fine pitch Ball Grid Array.
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
BE
3R
BE
2R
BE
1R
BE
0R
R/
W
L
CE
0L
CE
1L
BB
EE
01
LL
BB
EE
23
LL
BBBB
EEEE
3210
R RRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
256/128K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
17L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
17R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
(4)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
TDI
TDO
JTAG
TCK
TMS
TRST
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
(4)
ZZ
L
ZZ
R
CONTROL
NOTES:
LOGIC
1. Address A
17x
is a NC for IDT70T659.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the sleep
mode pins themselves (ZZx) are not affected during sleep mode.
ZZ
4869 drw 01
NOVEMBER 2017
DSC-5632/9
1
©2017 Integrated Device Technology, Inc.
ESP8266折腾了几天,就弄了这个
本帖最后由 shower.xu 于 2016-9-9 21:03 编辑 网络时钟,在SPI屏上显示ESP8266的python库很不完善,很多属性都没有,网站也没明确说明,只能自己摸啊摸... 另一个不知道是采用怎样一个内存 ......
shower.xu MicroPython开源版块
初学WinCE(VS2008、Mobil 5.0)不知道怎么解决这些初级问题?请大虾们指点迷津啊,
问题1、编译的时候没问题,一运行老是弹出edm2.exe出现问题或者gwes.exe出现问题(如图1)http://photo.xiaonei.com/getphoto.do?id=1013807557&owner=221356703 ,如果关闭错误报告,却能照常 ......
zhang12 嵌入式系统
【Silicon Labs BG22-EK4108A 蓝牙开发评测】二、开发环境搭建及Demo例程
打开Simplicity Studio V5 584161连接上开发板后,可以自动检测到Jlink设备 584199点击start之后,可以检测到开发板 584200 于是,直接通过菜单新建project 584201挑一个最简单 ......
kit7828 Silicon Labs测评专区
求AltiumDesigner视频学习教程
求AltiumDesigner视频学习教程{:1_102:}...
18782221135 PCB设计
请教变压器电路问题
我想通过控制mosfet Q2来控jp2两端的电压开关,mosfet Q2 的开关电压是5V,问题是这个5v是相对于电源的地是5V,这个电路好像有问题,怎么来改...
guojimilan11 模拟电子
诚聘嵌入式软件工程师
猎头职位【广州】 岗位职责: 1、负责电力智能无线传感终端的嵌入式单片机系统软件开发; 2、参与电力智能无线传感终端的应用软件系统的协同开发; 3、负责工程项目的系统测试与联调。 任 ......
ff318421749 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2074  1093  1677  1440  1415  44  11  39  59  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved