电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP2G07GF,132

产品描述Buffers & Line Drivers 1.8V DUAL BUFFER
产品类别逻辑    逻辑   
文件大小820KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74AUP2G07GF,132概述

Buffers & Line Drivers 1.8V DUAL BUFFER

74AUP2G07GF,132规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SON
包装说明1 X 1 MM, 0.50 MM HEIGHT, PLASTIC, SOT-891, SON-6
针数6
制造商包装代码SOT891
Reach Compliance Codecompliant
系列AUP/ULP/V
JESD-30 代码S-PDSO-N6
JESD-609代码e3
长度1 mm
负载电容(CL)30 pF
逻辑集成电路类型BUFFER
最大I(ol)0.0017 A
湿度敏感等级1
功能数量2
输入次数1
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装等效代码SOLCC6,.04,14
封装形状SQUARE
封装形式SMALL OUTLINE, VERY THIN PROFILE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源1.2/3.3 V
Prop。Delay @ Nom-Sup20.7 ns
传播延迟(tpd)20.7 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度0.5 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.35 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1 mm

文档预览

下载PDF文档
74AUP2G07
Low-power dual buffer with open-drain output
Rev. 8 — 17 September 2015
Product data sheet
1. General description
The 74AUP2G07 provides two non-inverting buffers with open-drain output. The output of
the device is an open drain and can be connected to other open-drain outputs to
implement active-LOW wired-OR or active-HIGH wired-AND functions.
Schmitt-trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static-power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C
使用MSP430“欺骗”笔记本
情况是这样的,作者的dell适配器坏掉了,在适配器里面有一个叫做DS2502的OTP存储器。 这颗芯片坏掉了,电脑无法读取存储器的信息,最终导致不接受适配器的供电。 于是乎作者准备使用MSP430欺 ......
wstt 微控制器 MCU
PADS画板
PADS画板,平面区域比起铺铜或灌铜有什么优点?铺铜或灌铜都能完成的事,搞个平面区域有何讲究...
QWE4562009 综合技术交流
稍懂技术的人就会知道“棱镜计划”屁都不算!
“监控”、“**”这些危言耸听的词语只有让民主国家里的人士听后愤怒,鬼子太弱智了,整那么多严格的制度束缚自己,这下傻了吧?我们是最幸福的,因为我们根本不知道、也没权利、没资格知道自己 ......
qwqwqw2088 聊聊、笑笑、闹闹
数控直流电源设计论文
诚求帮助 1.对本课题的总体介绍 设计一个可以供实验或设备使用的恒压(恒流)电源。完成方案选择,硬件电路设计,软件程序编写、说明书编写的工作。 2.主要内容 1)进行方案论证,选择 ......
sd19891013 电源技术
麻烦帮忙看看DM9000a在2440上的问题
我用的是s3c2440、wince5.0的板子,仿照一个demo板仿制的。多加了一个cpld,可网口没用它。 之前调其他外设时都没有连通网口(就是连通电源的电感不焊),都调好了,现在连通网口芯片,下载 ......
zhangjmxx 嵌入式系统
怎么在symbol级修改如非门的w、l、m参数
用的是cadence的composer schematic,要建立一个如inv,nand,nor等的标准单元库,目的是大家可以直接调用symbol,然后根据需要在symbol级修改w、l、m参数,请问如何操作?...
entertest FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2451  446  1627  207  1214  40  57  35  3  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved