电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3672L10PQF

产品描述3.3 VOLT CMOS SyncBiFIFO
文件大小254KB,共29页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT72V3672L10PQF概述

3.3 VOLT CMOS SyncBiFIFO

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
2,048 x 36 x 2
4,096 x 36 x 2
8,192 x 36 x 2
IDT72V3652
IDT72V3662
IDT72V3672
FEATURES
Memory storage capacity:
IDT72V3652 – 2,048 x 36 x 2
IDT72V3662 – 4,096 x 36 x 2
IDT72V3672 – 8,192 x 36 x 2
Supports clock frequencies up to 100MHz
Fast access times of 6.5ns
Free-running CLKA and CLKB may be asynchronous or coincident
(simultaneous reading and writing of data on a single clock edge
is permitted)
Two independent clocked FIFOs buffering data in opposite direc-
tions
Mailbox bypass register for each FIFO
Programmable Almost-Full and Almost-Empty flags
Microprocessor Interface Control Logic
FFA/IRA, EFA/ORA, AEA,
and
AFA
flags synchronized by CLKA
FFB/IRB, EFB/ORB, AEB,
and
AFB
flags synchronized by CLKB
Select IDT Standard timing (using
EFA, EFB, FFA
and
FFB
flags
functions) or First Word Fall Through timing (using ORA, ORB, IRA
and IRB flag functions)
Available in 132-pin Plastic Quad Flatpack (PQFP) or space-saving
120-pin Thin Quad Flatpack (TQFP)
Pin and functionally compatible versions of the 5V operating
IDT723652/723662/723672
Pin compatible to the lower density parts, IDT72V3622/72V3632/
72V3642
Industrial temperature range (–40°C to +85°C) is available
°
°
DESCRIPTION
The IDT72V3652/72V3662/72V3672 are pin and functionally compatible
versions of the IDT723652/723662/723672, designed to run off a 3.3V supply
for exceptionally low-power consumption. These devices are monolithic, high-
speed, low-power, CMOS Bidirectional SyncFIFO (clocked) memories which
support clock frequencies up to 100MHz and have read access times as fast
FUNCTIONAL BLOCK DIAGRAM
MBF1
CLKA
CSA
W/RA
ENA
MBA
Mail 1
Register
Input
Register
Output
Register
Port-A
Control
Logic
RAM
ARRAY
2,048 x 36
4,096 x 36
8,192 x 36
RST1
FIFO1,
Mail1
Reset
Logic
36
36
Write
Pointer
Read
Pointer
EFB/ORB
AEB
FFA/IRA
AFA
FIFO 1
Status Flag
Logic
FS
0
FS
1
A
0
- A
35
13
Programmable Flag
Offset Registers
FIFO 2
Timing
Mode
FWFT
B
0
- B
35
EFA/ORA
AEA
Status Flag
Logic
Write
Pointer
RAM
ARRAY
2,048 x 36
4,096 x 36
8,192 x 36
Mail 2
Register
36
FFB/IRB
AFB
36
Read
Pointer
Output
Register
FIFO2,
Mail2
Reset
Logic
Input
Register
RST2
Port-B
Control
Logic
CLKB
CSB
W/RB
ENB
MBB
4660 drw01
MBF2
IDT and the IDT logo are registered trademark of Integrated Device Technology, Inc. SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
2003 Integrated Device Technology, Inc.
All rights reserved.
Product specifications subject to change without notice.
NOVEMBER 2003
DSC-4660/3
探头对阻抗测试一定有影响?不信来看
作者:一博科技高速先生自媒体成员 周伟 为什么阻抗测试范围不能是整个线路段而是30%(50%)~70%段呢?上次雷豹的这个疑问不好意思直接问师傅,但他也没有停下找寻答案的脚步,既然师傅不好 ......
yvonneGan PCB设计
求购《VHDL入门·解惑·经典实例·经验总结》这本书!!
求购《VHDL入门·解惑·经典实例·经验总结》这本书,一手二手电子版皆可,原价求购且本人承担运费,有意者请联系QQ:764269222...
lance147 FPGA/CPLD
人才招聘:某知名通信公司大量招聘软、硬件开发人员!(杭州)
具体要求: 1、有一定的软件开发经验。本科两年工作经验,硕士1年工作经验。 2、岗位多多:研发,测试、QA等,工作地点:杭州。 有意向者可尽快将简历发送至:zjcgp808@163.com ...
liufan 嵌入式系统
TL431恒流源问题
为何我用TL431设计的恒流源电路没有电流输出呢?请高手指点,谢谢 ...
lyb358 嵌入式系统
avr单片机ad采样问题
我用avr自带的单片机进行采样,传感器的电源不和单片机的电源不是同一个,传感器输出的信号如何才能被单片机的准确采集到?利用avr内部基准电源还是外部接电源比较好?...
iqtao 嵌入式系统
分析常用电路的几种方法
1、交流等效电路分析法首先画出交流等效电路,再分析电路的交流状态,即:电路有信号输入时,电路中各环节的电压和电流是否按输入信号的规律变化、是放大、振荡,还是限幅削波、整形、鉴相等。 ......
Jacktang 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 865  2268  1449  2055  2421  38  44  34  41  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved