电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT543CTSOG

产品描述FCT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO24
产品类别半导体    逻辑   
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT74FCT543CTSOG概述

FCT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO24

FCT 系列, 8位 寄存收发器, 实输出, PDSO24

IDT74FCT543CTSOG规格参数

参数名称属性值
功能数量1
端子数量24
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压5.25 V
最小供电/工作电压4.75 V
额定供电电压5 V
端口数2
加工封装描述GREEN, MS-013-AD, SOIC-24
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE
表面贴装Yes
端子形式GULL WING
端子间距1.27 mm
端子涂层MATTE TIN
端子位置DUAL
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
系列FCT
输出特性3-ST
逻辑IC类型REGISTERED TRANSCEIVER
位数8
输出极性TRUE
传播延迟TPD8 ns

文档预览

下载PDF文档
IDT74FCT543AT/CT/DT
FAST CMOS OCTAL LATCHED TRANSCEIVER
INDUSTRIAL TEMPERATURE RANGE
FAST CMOS
OCTAL LATCHED
TRANSCEIVER
FEATURES:
A, C, and D grades
Low input and output leakage
1µA (max.)
CMOS power levels
True TTL input and output compatibility:
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High Drive outputs (-15mA I
OH
, 64mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Power off disable outputs permit "live insertion"
Available in SOIC and QSOP packages
IDT74FCT543AT/CT/DT
DESCRIPTION:
The FCT543T is a non-inverting octal transceiver built using an advanced
dual metal CMOS technology. This device contains two sets of eight D-type
latches with separate input and output controls for each set. For data flow
from A to B, for example, the A-to-B Enable (CEAB) input must be low in order
to enter data from A
0
–A
7
or to take data from B
0
–B
7
, as indicated in the
Function Table. With
CEAB
low, a low signal on the A-to-B Latch Enable
(LEAB) input makes the A-to-B latches transparent; a subsequent low-to-
high transition of the
LEAB
signal puts the A latches in the storage mode and
their outputs no longer change with the A inputs. With
CEAB
and
OEAB
both
low, the 3-state B output buffers are active and reflect the data present at the
output of the A latches. Control of data from B to A is similar, but uses the
CEBA, LEBA
and
OEBA
inputs.
FUNCTIONAL BLOCK DIAGRAM
DETAIL A
D
LE
A
0
Q
D
LE
Q
B
0
A
1
A
2
A
3
A
4
A
5
A
6
A
7
DETAIL A x 7
B
1
B
2
B
3
B
4
B
5
B
6
B
7
OEBA
OEAB
CEBA
LEBA
CEAB
LEAB
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
JUNE 2006
DSC-5489/6
© 2006 Integrated Device Technology, Inc.
夜深了,大家做的怎么样了?
本帖最后由 paulhyde 于 2014-9-15 03:16 编辑 比赛快要进入尾声,天一亮就开始倒计时了,大家做的怎么样了?是否在熬夜调试程序?是否仍在焊接电路?现在的你,在想什么呢?难的参加一次比赛 ......
季夏木槿 电子竞赛
PXA310 VS 6410 VS IMX.31
大伙来说说这三个ARM11的性价比比拼 从以下几个因素考虑: 一、片子成本,产品成本,研发周期 二、稳定性 三、技术支持 欢迎大家说说看,俺们有必要换个高级货了。记得上次paul ,chao推 ......
zhaonaiqiang 嵌入式系统
敬请高手指点,放大器阻抗问题?
目前有一生物电极测量毒性,电极测量特性与电压有相关性。电极输出大概在300mV正负100mV范围波动。但是电极传输电流很小大概50nA左右。根据电极参数拟使用CMOS精密轨到轨运放的“同相放大 ......
bigbat 模拟电子
漏电起痕AG-5101A
漏电起痕试验仪 是IEC60112 : 2003 《固体绝缘材料耐电痕化指数和相比电痕化指数的测定方法等标准规定的仿真试验项目。 漏电起痕试验仪是在固体绝缘材料表面上,在规定尺寸 ( 2mm × 5 ......
angui123 消费电子
基于BeagleBone和DS18B20的温度测量
作者:chenzhufly QQ:36886052 ( 转载请注明出处)1. 硬件连接BeagleBone的P8第6脚GPIO1_3接DS18B20的数据脚,连接关系如下图所示:900712. 代码修改主要修改board-am335xevm.c1) 增加头文件#in ......
chenzhufly DSP 与 ARM 处理器
FPGA四大设计要点解析(转)
本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真四个部分。 FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单 ......
白丁 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 567  991  1846  2533  560  15  21  13  23  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved