电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK2049-45ASILFTR

产品描述Clock Generators & Support Products 3.3 VOLT COMMUNICA. CLOCK VCXO PLL
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小98KB,共10页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

MK2049-45ASILFTR在线购买

供应商 器件名称 价格 最低购买 库存  
MK2049-45ASILFTR - - 点击查看 点击购买

MK2049-45ASILFTR概述

Clock Generators & Support Products 3.3 VOLT COMMUNICA. CLOCK VCXO PLL

MK2049-45ASILFTR规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOIC-20
针数20
制造商包装代码PSG20
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度12.8 mm
湿度敏感等级1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率125 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3 V
主时钟/晶体标称频率25.6 MHz
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压3.45 V
最小供电电压3.15 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.5 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
3.3 VOLT COMMUNICATIONS CLOCK PLL
Description
The MK2049-45A is a dual Phase-Locked Loop (PLL)
device which can provide frequency synthesis and jitter
attenuation. The first PLL is VCXO based and uses a
pullable crystal to track signal wander and attenuate input
jitter. The second PLL is a translator for frequency
multiplication. Basic configuration is determined by a
Mode/Frequency Selection Table. Loop bandwidth and
damping factor are programmable via external loop filter
component selection.
Buffer Mode accepts a 10 to 50 MHz input and will provide
a jitter attenuated output at 0.5 x ICLK, 1 x ICLK or 2 x
ICLK. In this mode the MK2049-45A is ideal for filtering jitter
from high frequency clocks.
In External Mode, ICLK accepts an 8 kHz clock and will
produce output frequencies from a table of common
communciations clock rates, CLK and CLK/2. This allows
for the generation of clocks frequency-locked to an 8 kHz
backplane clock, simplifying clock synchronization in
communications systems.
The MK2049-45A can be dynamically switched between T1,
E1, T3, E3 outputs with the same 24.576 MHz crystal.
IDT can customize these devices for many other different
frequencies. Contact your IDT representative for more
details.
MK2049-45A
Features
Packaged in 20-pin SOIC
3.3 V + 5% operation
Meets the TR62411, ETS300 011, and GR-1244
specification for MTIE, Pull-in/Hold-in Range, Phase
Transients, and Jitter Generation for Stratum 3, 4, and 4E
Accepts multiple inputs: 8 kHz backplane clock, or 10 to
50 MHz
Locks to 8 kHz + 100 ppm (External mode)
Buffer Mode allows jitter attenuation of 10 - 50 MHz input
and x1 / x0.5 or x1 / x2 outputs
Exact internal ratios enable zero ppm error
Output rates include T1, E1, T3, E3, and OC3
submultiples
Pb (lead) free package
See also the MK2049-34 and MK2049-36
Block Diagram
R
SET
ISET
C
P
C
S
R
S
CAP2
C
L
CAP1 X1
C
L
Optional Crystal Load Caps
External Pullable Crystal
X2
ICLK
Reference
Divider
(used in buffer
mode only)
Phase
Detector
VCXO
Charge
Pump
Reference
Divider
VCO
Output
Divider
Divide
by 2
CLK
CLK/2
VCXO
PLL
Feedback
Divider (N)
Translator
PLL
Feedback
Divider
8k
4
FS3:0
Divider Value
Look-up Table
IDT™
3.3 VOLT COMMUNICATIONS CLOCK PLL
1
MK2049-45A
REV C 051310

MK2049-45ASILFTR相似产品对比

MK2049-45ASILFTR MK2049-45ASILF
描述 Clock Generators & Support Products 3.3 VOLT COMMUNICA. CLOCK VCXO PLL Clock Generators & Support Products 3.3 VOLT COMMUNICA. CLOCK VCXO PLL
Brand Name Integrated Device Technology Integrated Device Technology
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC SOIC
包装说明 SOIC-20 SOIC-20
针数 20 20
制造商包装代码 PSG20 PSG20
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
Is Samacsys N N
JESD-30 代码 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e3 e3
长度 12.8 mm 12.8 mm
湿度敏感等级 1 1
端子数量 20 20
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
最大输出时钟频率 125 MHz 125 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP
封装等效代码 SOP20,.4 SOP20,.4
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
主时钟/晶体标称频率 25.6 MHz 25.6 MHz
认证状态 Not Qualified Not Qualified
座面最大高度 2.65 mm 2.65 mm
最大供电电压 3.45 V 3.45 V
最小供电电压 3.15 V 3.15 V
标称供电电压 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 1.27 mm 1.27 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
宽度 7.5 mm 7.5 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
Base Number Matches 1 1
请问学protel哪个版本好,是99还是2004啊!
请问学protel哪个版本好,是99还是2004啊!多谢各位指点...
zhudewen FPGA/CPLD
如何用VHDL语言设计DAC0832芯片??
请问高手们如何用VHDL语言设计0832芯片啊?或者有什么建议可以告诉我吗?到哪里找那程序啊?...
Swd21ic 嵌入式系统
如何使用DriverLINX进行高速数据读取以及同步数据写入?
首先需要理解信道增益队列背后的概念。信道增益队列是板卡上的存储器,它以给定顺序存储信道和增益。例如,用户可以指定信道0/增益-1,信道1/增益-2和信道0/增益-1作为信道增益队列中的三个条 ......
Jack_ma 测试/测量
游游
风吹草低暮归牛,半生在家半生游。敢问家路何处走,熟知成就路过牛。 本帖最后由 青叶漂零 于 2010-6-10 15:22 编辑 ]...
青叶漂零 聊聊、笑笑、闹闹
请问LED驱动中的valley switching是什么意思啊
请问LED驱动中的valley switching是什么意思啊...
lilong8470 LED专区
EEWORLD大学堂----直播回放:模拟世界的最重要构成 - 信号链与电源:接口专场
直播回放:模拟世界的最重要构成 - 信号链与电源:接口专场:https://training.eeworld.com.cn/course/67751...
hi5 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1298  546  2389  953  643  42  40  17  22  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved