电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVC573D,118

产品描述Latches 3.3V OCT D-TYPE
产品类别逻辑    逻辑   
文件大小629KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74ALVC573D,118概述

Latches 3.3V OCT D-TYPE

74ALVC573D,118规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SOP
包装说明7.50 MM, PLASTIC, SOT-163-1, MS-013, SO-20
针数20
制造商包装代码SOT163-1
Reach Compliance Codeunknown
Is SamacsysN
系列ALVC/VCX/A
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度12.8 mm
逻辑集成电路类型BUS DRIVER
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)6 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74ALVC573
Octal D-type transparent latch; 3-state
Rev. 03 — 26 October 2007
Product data sheet
1. General description
The 74ALVC573 is an octal D-type transparent latch featuring separate D-type inputs for
each latch and 3-state true outputs for bus-oriented applications. A latch enable (LE) input
and an outputs enable (OE) input are common to all latches.
When pin LE is HIGH, data at the D-inputs (pins D0 to D7) enters the latches. In this
condition, the latches are transparent, that is, a latch output will change each time its
corresponding D-input changes. When pin LE is LOW, the latches store the information
that was present at the D-inputs one set-up time preceding the HIGH-to-LOW transition of
pin LE.
When pin OE is LOW, the contents of the eight latches are available at the Q-outputs (pins
Q0 to Q7). When pin OE is HIGH, the outputs go to the high-impedance OFF-state.
Operation of input pin OE does not affect the state of the latches.
The 74ALVC573 is functionally identical to the 74ALVC373, but has a different pin
arrangement.
2. Features
s
s
s
s
s
s
s
Wide supply voltage range from 1.65 V to 3.6 V
3.6 V tolerant inputs/outputs
CMOS low power consumption
Direct interface with TTL levels (2.7 V to 3.6 V)
Power-down mode
Latch-up performance exceeds 250 mA
Complies with JEDEC standards:
x
JESD8-7 (1.65 V to 1.95 V)
x
JESD8-5 (2.3 V to 2.7 V)
x
JESD8B/JESD36 (2.7 V to 3.6 V)
s
ESD protection:
x
HBM JESD22-A114E exceeds 2000 V
x
MM JESD22-A 115-A exceeds 200 V

74ALVC573D,118相似产品对比

74ALVC573D,118 74ALVC573PW,112
描述 Latches 3.3V OCT D-TYPE Latches 3.3V OCT D-TYPE
Brand Name NXP Semiconductor NXP Semiconductor
是否Rohs认证 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦)
零件包装代码 SOP TSSOP2
包装说明 7.50 MM, PLASTIC, SOT-163-1, MS-013, SO-20 TSSOP, TSSOP20,.25
针数 20 20
制造商包装代码 SOT163-1 SOT360-1
Reach Compliance Code unknown compliant
Is Samacsys N N
系列 ALVC/VCX/A ALVC/VCX/A
JESD-30 代码 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e4 e4
长度 12.8 mm 6.5 mm
逻辑集成电路类型 BUS DRIVER BUS DRIVER
湿度敏感等级 1 1
位数 8 8
功能数量 1 1
端口数量 2 2
端子数量 20 20
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP TSSOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) 260 260
传播延迟(tpd) 6 ns 6 ns
认证状态 Not Qualified Not Qualified
座面最大高度 2.65 mm 1.1 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 1.65 V 1.65 V
标称供电电压 (Vsup) 1.8 V 1.8 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING
端子节距 1.27 mm 0.65 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 7.5 mm 4.4 mm
Base Number Matches 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2167  400  580  1863  2444  54  14  15  23  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved