电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8752CYILFT

产品描述Clock Generators & Support Products 8 LVCMOS OUT MUX
产品类别逻辑    逻辑   
文件大小110KB,共14页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

8752CYILFT在线购买

供应商 器件名称 价格 最低购买 库存  
8752CYILFT - - 点击查看 点击购买

8752CYILFT概述

Clock Generators & Support Products 8 LVCMOS OUT MUX

8752CYILFT规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TQFP
包装说明LQFP, QFP32,.35SQ,32
针数32
制造商包装代码PRG32
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性ALSO OPERATES AT 3.3 V SUPPLY
系列8752
输入调节MUX
JESD-30 代码S-PQFP-G32
JESD-609代码e3
长度7 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
湿度敏感等级3
功能数量1
反相输出次数
端子数量32
实输出次数8
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP32,.35SQ,32
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
电源2.5/3.3 V
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.09 ns
座面最大高度1.6 mm
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7 mm
最小 fmax240 MHz
Base Number Matches1

文档预览

下载PDF文档
ICS8752I
L
OW
S
KEW
, 1-
TO
-8
LVCMOS C
LOCK
M
ULTIPLIER
/Z
ERO
D
ELAY
B
UFFER
G
ENERAL
D
ESCRIPTION
The ICS8752I is a low voltage, low skew LVCMOS clock
generator. With output up to 240MHz, the ICS8752I is
targeted for high performance clock applications. Along with
a fully integrated PLL, the ICS8752I contains frequency
configurable outputs and an external feedback input for
regenerating clocks with “zero delay”.
Dual clock inputs, CLK0 and CLK1, support redundant clock
applications. The CLK_SEL input determines which reference
clock is used. The output divider values of Bank A and B are
controlled by the DIV_SELA0:1, and DIV_SELB0:1, respectively.
For test and system debug purposes, the PLL_SEL input
allows the PLL to be bypassed. When HIGH, the MR/nOE
input resets the internal dividers and forces the outputs to
the high impedance state.
The low impedance LVCMOS outputs of the ICS8752I are
designed to drive terminated transmission lines. The
effective fanout of each output can be doubled by
utilizing the ability of each output to drive two series
terminated transmission lines.
F
EATURES
Fully integrated PLL
8 LVCMOS outputs, 7Ω typical output impedance
Selectable LVCMOS CLK0 or CLK1 inputs for
redundant clock applications
Input/Output frequency range: 18.33MHz to 240MHz
at V
CC
= 3.3V ± 5%
VCO range: 220MHz to 480MHz
External feedback for “zero delay” clock regeneration
Cycle-to-cycle jitter: 75ps (maximum),
(all outputs are the same frequency)
Output skew: 100ps (maximum)
Bank skew: 55ps (maximum)
Full 3.3V or 2.5V supply voltage
-40°C to 85°C ambient operating temperature
Lead-Free package fully RoHS compliant
B
LOCK
D
IAGRAM
PLL_SEL
PLL
FB_IN
CLK0
0
CLK1
1
CLK_SEL
DIV_SELA1
DIV_SELA0
00
01
10
11
PHASE
DETECTOR
VCO
1
0
÷2
÷4
÷6
÷8
÷12
00
01
10
11
P
IN
A
SSIGNMENT
PLL_SEL
GND
GND
V
DDO
QB3
QB2
V
DD
nc
32 31 30 29 28 27 26 25
QA0
QA1
QA2
QA3
DIV_SELB0
DIV_SELB1
DIV_SELA0
DIV_SELA1
MR/nOE
CLK0
QB0
QB1
QB2
QB3
CLK_SEL
V
DDA
V
DD
CLK1
GND
QA0
QA1
V
DDO
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
24
23
22
GND
QB1
QB0
V
DDO
V
DDO
QA3
QA2
GND
ICS8752I
21
20
19
18
17
GND
FB_IN
DIV_SELB1
DIV_SELB0
MR/nOE
32-Lead LQFP
7mm x 7mm x 1.4mm package body
Y package
Top View
8752CYI
www.idt.com
1
REV. C JULY 30, 2010
求助:关于windows mobile5的gprs上网,ppp协商过程失败
每次协商过程都是一样的,分析ppp协议,好像每次都是被基站拒绝,以后窜口就没有反应了。 打印信息如下: default : Other RIL_ APIs IOCTL_RIL_SETGPRSCONTEXT RilDrv: Sending cmd: AT+ ......
cqk62 嵌入式系统
新手求救:EVC开法软件怎么把附属的文件下载到模拟器中?
EVC程序点编译则执行文件自动下载到模拟器中,可我的程序运行时要读入一个数据文件,怎么把这个数据文件同时下载到模拟器中?谢谢各位大侠!...
春风维修 嵌入式系统
飞思卡尔
Failed to load flash loader:C:\Program Files (x86)\IAR systems\Embedded Workbench 8.0\arm\config\flashloader\NXP\FlashK60Fxxx128K.flash?? 有没有大神知不知道怎样配置!芯片用的是MK ......
xiaoqiang-DSP NXP MCU
加breakpoint不会停
在自己公司的开发板上开发wince5.0,基于2443开发包修改 一切都已运行,但pause后加breakpoint后,运行到断点处不会停, 有时停止后,继续运行,就会crash掉,即使在运行不到的地方加断点, ......
dsafasf 嵌入式系统
FPGA和ASIC的概念,他们的区别
(在当今的电子设备中集成电路的应用已经越来越广泛,几乎涉及到每一种电子设备中。集成电路按其实现技术可以分为2大类:可编程逻辑器件(包括CPLD和FPGA等)和专用集成电路(ASIC)。下面我们 ......
fish001 模拟与混合信号
从51转到stm32需要学习哪些知识?
最近订购了一块stm32的板子.想学习这个芯片,得学习哪些知识.老手给指点下...
wfiu stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2391  263  936  1592  1206  2  27  11  26  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved