电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

850S1201BGILF

产品描述Clock Drivers & Distribution LVCMOS 12:1 MUX
产品类别逻辑    逻辑   
文件大小387KB,共13页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

850S1201BGILF在线购买

供应商 器件名称 价格 最低购买 库存  
850S1201BGILF - - 点击查看 点击购买

850S1201BGILF概述

Clock Drivers & Distribution LVCMOS 12:1 MUX

850S1201BGILF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明TSSOP, TSSOP20,.25
针数20
制造商包装代码PGG20
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys DescriptionTSSOP 4.4 MM 0.65MM PITCH
系列850
输入调节MUX
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度6.5 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
最大I(ol)0.012 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量20
实输出次数1
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源2.5/3.3 V
Prop。Delay @ Nom-Sup2.7 ns
传播延迟(tpd)2.7 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.195 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm

文档预览

下载PDF文档
12:1 Single-ended Multiplexer
850S1201
Datasheet
General Description
The 850S1201 is a low skew12:1 Single-ended Clock Multiplexer.
The 850S1201 has 12 selectable single-ended clock inputs and 1
single- ended clock output. The device operates up to 250MHz and
is packaged in a 20 TSSOP package.
Features
12:1 single-ended multiplexer
Nominal output impedance: 20 (V
DD
= 3.3V)
Maximum output frequency: 250MHz
Propagation delay: 2.7ns (maximum)
Full 3.3V or 2.5V supply modes
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
CLK_SEL0
Pulldown
CLK_SEL1
Pulldown
CLK_SEL2
Pulldown
CLK_SEL3
Pulldown
CLK0
Pulldown
CLK1
Pulldown
Pin Assignment
CLK8
CLK9
CLK10
CLK11
V
DD
CLK_SEL0
CLK_SEL1
CLK_SEL2
CLK_SEL3
OE
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
CLK7
CLK6
CLK5
CLK4
CLK3
CLK2
CLK1
CLK0
GND
Q
850S1201
Q
CLK10
Pulldown
CLK11
Pulldown
20-Lead TSSOP
6.50mm x 4.40mm x 0.925mm
package body
G Package
Top View
OE
Pullup
©2016 Integrated Device Technology, Inc.
1
Revison B, February 8, 2016
徐静蕾博客全球排第一
人物信息 姓名:徐静蕾 性别:女 出生年月:1974.04.16 英文名: 星座:白羊座 血型:O 型 嗜好:音乐,休闲,运动 身高:168 厘米 国籍: 籍贯:北京 作品:《同桌的你》《新 ......
gaoyanmei 聊聊、笑笑、闹闹
如何用VHDL设计一个延时器
输入是一些随机产生的信号,要求所有的这些输入信号在延时100个时钟周期后循序输出。请问这个该如何设计?输入信号的顺序已经给定!!!!!!!!!!! ...
eeleader-mcu FPGA/CPLD
本论坛发帖注意事项
本帖最后由 paulhyde 于 2014-9-15 09:52 编辑 在本论坛讨论毕业设计问题时,请说明设计的内容,和大概的软件构想.如果只说一句请教或者求助没人能够帮助你. ...
zhangf1982 电子竞赛
FPGA应用三个层面
FPGA应用可分为三个层面:电路设计、产品设计、系统设计1.系统级应用   系统级的应用是FPGA与传统的计算机技术结合,实现一种FPGA版的计算机系统如用XilinxV-4, V-5系列的FPGA,实现内嵌POW ......
suifeng654456 FPGA/CPLD
如何在lcd1602上面显示一个不确定的值
比如测量一个电容的数字,在lcd1602上面显示,但是电容的值不确定,这个程序该怎么写...
恋尘CC恋尘 微控制器 MCU
美光科技与英特尔25纳米3-bit-per-cell NAND 技术讲解
一个朋友推荐的视频,与大家分享下 http://player.youku.com/player.php/sid/XMjA5NDk1NTYw/v.swf 56576 相关产品背景: 美光和英特尔率先利用25纳米硅工艺技术推出3-bit-per-ce ......
soso 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 306  1890  1977  2876  2669  15  35  48  39  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved