电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVC16245DL

产品描述Bus Transceivers 2.5/3.3V 16-BIT TRANSCVR W/PIN
产品类别逻辑    逻辑   
文件大小87KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74ALVC16245DL在线购买

供应商 器件名称 价格 最低购买 库存  
74ALVC16245DL - - 点击查看 点击购买

74ALVC16245DL概述

Bus Transceivers 2.5/3.3V 16-BIT TRANSCVR W/PIN

74ALVC16245DL规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SSOP
包装说明7.50MM, PLASTIC, MO-118, SOT-370-1, SSOP-48
针数48
Reach Compliance Codeunknown
Is SamacsysN
其他特性WITH DIRECTION CONTROL
控制类型COMMON CONTROL
计数方向BIDIRECTIONAL
系列ALVC/VCX/A
JESD-30 代码R-PDSO-G48
长度15.875 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS TRANSCEIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量48
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP48,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup3 ns
传播延迟(tpd)3.7 ns
认证状态Not Qualified
座面最大高度2.8 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL/PALLADIUM/GOLD (NI/PD/AU)
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
翻译N/A
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74ALVC16245; 74ALVCH16245
16-bit transceiver with direction pin; 3-state
Rev. 03 — 12 May 2004
Product data sheet
1. General description
The 74ALVC16245; 74ALVCH16245 is a 16-bit transceiver featuring non-inverting 3-state
bus compatible outputs in both send and receive directions.
The 74ALVC16245; 74ALVCH16245 features two output enable inputs (pins nOE) for
easy cascading and two send or receive inputs (pins nDIR) for direction control. Pins nOE
control the outputs so that the buses are effectively isolated. This device can be used as
two 8-bit transceivers or one 16-bit transceiver.
The 74ALVCH16245 has an active bushold circuitry which is provided to hold unused or
floating data inputs at a valid logic level. This feature eliminates the need for external
pull-up or pull-down resistors.
2. Features
s
s
s
s
s
s
s
s
s
Wide supply voltage range from 1.2 V to 3.6 V
Complies with JEDEC standard JESD8-B
CMOS low power consumption
MULTIBYTE flow-through standard pin-out architecture
Low inductance multiple V
CC
and GND pins for minimize noise and ground bounce
Direct interface with TTL levels
All data inputs have bushold (74ALVCH16245 only)
Output drive capability 50
transmission lines at 85
°C
Current drive
±24
mA at V
CC
= 3.0 V.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 549  1288  1192  1547  2024  50  18  23  32  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved