电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VC86M0000DGR

产品描述CMOS Output Clock Oscillator, 86MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VC86M0000DGR概述

CMOS Output Clock Oscillator, 86MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VC86M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率86 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
发现一个bug Chrome访问论坛显示自己是离线.不知道大家注意到没有
前阵子就总感觉有时候看自己回了贴显示为当前离线.很奇怪.后来soso姐说是隐身模式.今天特意看了下..貌似是Chrome浏览器访问论坛不保存cookies的原因?很诡异...
astwyg 聊聊、笑笑、闹闹
技术人员为什么写东西就那么难
做起工作来都是废寝忘食,奋不顾身。可轮到写文章,做总结的时候却··········· 诶,啥时候也能像文人墨客那样奋笔疾书,行云流水呢!!!...
murray 工作这点儿事
stm32F4为什么在用DMA时总是不能随意关闭或打开DMA
不能随意关闭或打开DMA,比如在主函数中关闭或打开,在定时器中断中,更新中断,空闲中断之类的,用的时候写了关闭打开语句,但是调试时根本就没有关闭打开现象 ...
shijizai stm32/stm8
最新的电子货架标签方案,灰常神奇,大家一起看看(带图)
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 76843 ...
向月葵 消费电子
关于电源如何选择合适主电路拓扑?
一、评估设计指标 1.输入参数:输入电压大小,交流还是直流,相数,频率等。 • 国际电压等级有单相120Vac,220Vac,230Vac等。国际通用的交流电压范围为85~265V。一般包括输 ......
qwqwqw2088 电源技术
Protel&Nexar上机操作手册
Altium 公司上海代表处鉴于Nexar 这款嵌入式系统EDA 设计工具在数字可编程逻辑器件上设计逻辑电路和在内嵌的微处理器内核上设计嵌入式软件的特性,并结合Altium公司的Nanoboard NB1 系统验证板 ......
rain_noise 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 55  2262  1169  2847  1692  9  21  25  23  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved