电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

DSPIC30F4011T-30I/ML

产品描述Digital Signal Processors & Controllers - DSP, DSC 16 Bit MCU/DSP 44LD 30M 48KB FL
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小2MB,共239页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

DSPIC30F4011T-30I/ML概述

Digital Signal Processors & Controllers - DSP, DSC 16 Bit MCU/DSP 44LD 30M 48KB FL

DSPIC30F4011T-30I/ML规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Microchip(微芯科技)
零件包装代码QFN
包装说明8 X 8 MM, LEAD FREE, PLASTIC, QFN-44
针数44
Reach Compliance Codecompliant
ECCN代码3A991.A.2
具有ADCYES
其他特性ALSO OPERATES AT 2.5V MINIMUM SUPPLY AT 10 MHZ
地址总线宽度
位大小16
最大时钟频率40 MHz
DAC 通道NO
DMA 通道NO
外部数据总线宽度
格式FIXED POINT
JESD-30 代码S-PQCC-N44
JESD-609代码e3
长度8 mm
湿度敏感等级1
I/O 线路数量30
端子数量44
片上程序ROM宽度24
最高工作温度85 °C
最低工作温度-40 °C
PWM 通道YES
封装主体材料PLASTIC/EPOXY
封装代码HVQCCN
封装等效代码LCC44,.32SQ,25
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)260
电源3/5 V
认证状态Not Qualified
RAM(字节)2048
RAM(字数)1024
ROM(单词)16384
ROM可编程性FLASH
座面最大高度1 mm
速度30 MHz
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式NO LEAD
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度8 mm
uPs/uCs/外围集成电路类型MICROCONTROLLER, RISC
定时器的使用
#include#include#define uint unsigned int#define uchar unsigned charsbit D1=P1^0;uchar temp,tt;uint num;uchar code table[]={0xc0,0xf9,0xa4,0xb0,0x99,0x92};void delay(uint z);void main(){TMOD=0x01;TH0=...
liufengjing9 51单片机
单片机I/O输出PWM波可以直接接直流电机吗?
如题,让P10输出PWM波,然后直接接在直流电机一级,另一级接地,这样为什么直流电机不转?一定需要外接电路吗?看网上的列子都接了外接电路谢谢...
skyman_liu 51单片机
【CN0051】在交流耦合基带应用中驱动AD9233/AD9246/AD9254 ADC
电路功能与优势ADA4937-1可利用 ADC驱动器将交流耦合、单端输入信号转换为适合驱动14位、125 MSPS模数转换器(ADC)AD9246的差分信号。ADA4937-1是一款低噪声、超低失真、高速差分放大器,具有低直流偏置和出色的动态性能。它是分辨率高达16位、DC至100 MHz、高性能ADC的理想驱动器,非常适合各种不同的数据采集和信号处理应用。与以前的模数转换器相比,此电路的功耗与成...
EEWORLD社区 ADI参考电路
msp入门程序
msp入门程序 三位数自加...
青青相离 微控制器 MCU
模拟交通管理的fsm编写练习,要求vhdl
意外得之, 共享给大家, 有点烦琐, 需要花点时间理清头绪.在我的上传资源中可找到, vhdl fsm example坑爹的flash插件[url=https://download.eeworld.com.cn/detail/osoon2008/21123]https://download.eeworld.com.cn/detail/osoon2008/21123[/url]这里的下载空间和csdn有...
osoon2008 FPGA/CPLD
堆叠技术
由于微型化以及性能发展趋势,设计者们一直努力在最小可能的空间内实现最高可能的电子产品的功能与性能。而典型的两大限制因素分别是:集成水平和I/O焊点的限制。硅片在空间和连接上的限制可在两个层次上得以解决。一是在芯片上通过编程压缩实现更高的集成性。二是通过多芯片堆叠、堆叠封装或者板级堆叠提供更高的集成性。 什么是堆叠技术?堆叠技术是为了在有限的表面面积上,以增加深度、宽度以及/或者电子设计的功能为目的...
oych1017 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 698  751  906  1206  1624 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved