电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA672M000DG

产品描述LVDS Output Clock Oscillator, 672MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA672M000DG概述

LVDS Output Clock Oscillator, 672MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA672M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率672 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB四层板的设计规则
在PCB多层板设计中,四层板一般运用得比较多。那么,你知道PCB四层板的设计规则有哪些吗? 1、四层板的设计形式: (1)均匀间距:最大的优点在于电源和地之间的间距很小,可以大幅度降 ......
就某个水呀 PCB设计
【stm32定时器】来自ST的电机库,有一点段不明白其意思
请教各位工程师们一个问题,在STM32定时器当中见到这样的一个配置 TIM_SelectOutputTrigger(TIM1, TIM_TRGOSource_Update); 将UPDATE事件作为触发输出 // TIM_ClearITPendingBit(TIM ......
jonny0811 stm32/stm8
电设之F5529(1)UCS
电设之F5529(1)UCS 电设之F5529(2)OLED(外设) 电设之F5529(3)SPI 电设之F5529(4)定时器 电设之F5529——我的核心系统板 电赛比完了,收获不少,分享一下这段时间写的或参考的 ......
sunduoze 微控制器 MCU
湿度传感器SHE21怎么进入SLEEP
湿度传感器SHE21怎么进入SLEEP...
yangting2523 传感器
传说中的LabVIEW毕业论文
先提供两个吧,实在是下不动了,有想下载的可以去看看的,一定要记得顶我啊!!谢了!就看在我分享这么多论文的面子上一定要顶我啊!顶! 63001 63002 本帖最后由 chaoren 于 2011-4-25 2 ......
chaoren 测试/测量
如果一点参考地都没有,你猜猜还能不能控到阻抗呢?
作者:一博科技高速先生成员 黄刚 621080 作为一个SI工程师,PCB设计工程师甚至是硬件工程师和测试工程师,计算传输线阻抗肯定属于必备技能之一。高速先生也在前面的很多期文章里讲过阻抗 ......
yvonneGan PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 150  677  2699  1245  2352  1  27  56  40  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved