电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA400M000BG

产品描述LVPECL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA400M000BG概述

LVPECL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA400M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
PCB设计中怎么判断模拟信号和数字信号,有直观的区分吗
在PCB设计中 怎么判断一个是数字部分 一个是模拟部分呢 有一些常见的或者通俗的判断方法吗 求各位大神指点 ...
落尘逐风 PCB设计
希望各位能帮帮小弟我啊
现在学校要求做毕业论文 题目是模拟电子万能调试板 题目很大 但内容并不多 就是用个板子可以多次利用做电路 但是我真的不知道如何下手啊 尤其是论文更是头疼 谁能帮帮我给个方向也好啊 谢谢了啊 ......
nishizifeng1122 单片机
需求游戏3D眼镜投影仪3D眼镜影院3D眼镜方案
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 需求游戏3D眼镜投影仪3D眼镜影院3D眼镜方案,各种3D眼镜的解决方案,有意者请QQ联系:231628044 ...
maye106 消费电子
各位大虾帮帮忙。怎么在Tornado下生成.syms文件啊?跟帖也给分。
.syms是内存映象文件。文档中只说可以使用 -mapped和-readnow用它。但是不知道怎么生成这个文件。 是在编译时在Makefile中加命令生成吗?还是通过代码或者一些选项?...
hezhengli 嵌入式系统
分享购买TI产品的好方法
在项目设计中,因为我们都是直接负责采购器件,所以获得了一些宝贵的经验,现在和大家分享一些。 德州仪器的产品质量非常好,但是也存在一个缺点,那就是价格与其它厂家相比,就是贵一些,当 ......
qwqwqw2088 模拟与混合信号
求MSP430G2系列的硬件spi和I2C的模块化程序
哪位大哥大姐如果有的话请发我下 谢谢了...
liubuwei8888 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 856  1287  318  1791  2369  12  50  47  45  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved