电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA545M000BGR

产品描述LVPECL Output Clock Oscillator, 545MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA545M000BGR概述

LVPECL Output Clock Oscillator, 545MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA545M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率545 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
智能电力开启 高效用电之门
252317试想你在离家1,000英里远的地方,却能够监测和控制家里和办公楼中的每一度电。你能运用这种能力做什么呢? 你有时或许想要远程调节恒温器,开灯或启动咖啡机。但同时你也可以设想, ......
maylove 模拟与混合信号
日立制作所日前开发出高热传导率环氧树脂
日立制作所日前开发出了一种热传导率高达7W/m·K的新型环氧树脂,提高到了接近陶瓷材料的水平。在东京BigSight国际会展中心举办的“日经Nanotech Business Fair (日经纳米科技商业展览会)上,展 ......
fighting 模拟电子
EEWORLD问答榜从新出发!
通知:从本公告发布起旧的问答榜制度作废,采用本帖规则。本规则即日执行,直至新的规则颁布后作废。 自论坛问答榜活动出来到现在,在执行过程中发现存在不少不合理的地方,包括问答计分的奖 ......
okhxyyo 为我们提建议&公告
MSP432串口DMA接收异常
这几天用432的串口DMA时发现了一个奇怪的现象:定义的DMA接收数组长度不同时,有可能会出现接收异常! 先简单做个汇总:缓冲区长度在256~508 和 585~1024时接收没有问题(试了不下20种情况 ......
tianshuihu 微控制器 MCU
如何搞定DSP的存储空间分配
不使用DSP/BIOS给VPort的EDMA通道的目的地址分配空间,可以使用malloc函数将malloc放置到DM642外扩的SDRAM上,通过修改cmd文件的.sysmem 可以实现 cmd中DSP的存储空间说明如下 ......
fish001 DSP 与 ARM 处理器
让小白了解锂电保护板电路点滴,,,
转发这个普及文章,是让小白了解保护板,如何选择合适自己的保护板,还有明白几个保护板的接口,接线时候减少保护板使用过程的故障率 概述篇: 因锂电池对电压比较敏感,高 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2190  2920  674  1919  1689  30  49  9  36  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved