电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3SV76BC-0099CDI

产品描述Programmable Oscillators PROGRAMMABLE FEMTOCLOCK
产品类别无源元件   
文件大小351KB,共20页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

8N3SV76BC-0099CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N3SV76BC-0099CDI - - 点击查看 点击购买

8N3SV76BC-0099CDI概述

Programmable Oscillators PROGRAMMABLE FEMTOCLOCK

8N3SV76BC-0099CDI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT (Integrated Device Technology)
产品种类
Product Category
Programmable Oscillators
产品
Product
VCXO
系列
Packaging
Tube
工厂包装数量
Factory Pack Quantity
364

文档预览

下载PDF文档
LVPECL Frequency-Programmable VCXO
IDT8N3SV76
DATASHEET
General Description
The IDT8N3SV76 is an LVPECL Frequency-Programmable VCXO
with very flexible frequency and pull-range programming capabilities.
The device uses IDT’s fourth generation FemtoClock® NG
technology for an optimum of high clock frequency and low phase
noise performance. The device accepts a 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm
x 1.55mm package.
The device can be factory-programmed to any frequency in the
range of 15.476MHz to 866.67MHz and from 975MHz to 1,300MHz
to the very high degree of frequency precision of 218Hz or better.
The extended temperature range supports wireless infrastructure,
telecommunication and networking end equipment requirements.
Features
Fourth Generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Frequency programming resolution is 218Hz and better
Factory-programmable VCXO pull range and control voltage
polarity
Absolute pull range (APR) programmable from typical ±4.5ppm to
±754.5ppm
One 2.5V or 3.3V LVPECL clock output
Output enable control input, LVCMOS/LVTTL compatible
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.5ps (typical),
2.5V or 3.3V supply voltage
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm x 1.55mm
package
Block Diagram
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
Pin Assignment
VC 1
6 V
CC
5 nQ
4 Q
OSC
114.285 MHz
2
÷P
÷N
Q
nQ
nOE 2
GND 3
÷MINT,
MFRAC
7
VC
A/D
25
Configuration Register (ROM)
(Frequency, Pull-range, Polarity)
7
IDT8N3SV76
6-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
nOE
Pulldown
IDT8N3SV76CCD REVISION A NOVEMBER 19, 2013
1
©2013 Integrated Device Technology, Inc.
《社区大讲堂》DO-254中的高设计可靠性的逻辑综合(五)--冗余逻辑
缺省的逻辑综合目标都是减小面积,提高性能,而冗余电路和这一目标刚好相反。设计中的任何冗余都使设计面积增加,性能降低。 因此,逻辑综合工具缺省的设置都是寻找优化的方法来减少冗余, ......
心仪 FPGA/CPLD
UC3843中英文数据手册
UC3842/UC3843/UC3845中英文数据手册...
ydw621 电源技术
功率放大器模块及其在 5G 设计中的作用
5G 是无线通信市场领域有史以来十分重要的强大技术之一。与 4G 相比,5G 在数据速率、延迟和容量方面都有显著提升,有望成为行业乃至全球真正的变革性技术。 然而,这些根本性的性能改进也对 ......
兰博 无线连接
Xilinx GTP例化、调用
各位大神,哪位有GTP的例化到调用的全过程的资料啊?例化倒还可以,但是后面的modelsim或者ise simulator仿真的时候就不知道怎么弄了?急求这方面的资料教程~~~哪位大神行行好,拉小弟一把!! ......
kriayamatoo FPGA/CPLD
关于SimpleApp和SampleApp两个例程的区别
为什么simpleAPP例程中包含SimpleController(采集节点)和SimpleSensor(传感节点)但sampleApp中只有一个sampleAPP文件...
c山水 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2348  377  2475  2330  2705  12  16  30  50  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved