电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001EG-0068CDI

产品描述Programmable Oscillators
产品类别无源元件   
文件大小163KB,共20页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

8N4Q001EG-0068CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001EG-0068CDI - - 点击查看 点击购买

8N4Q001EG-0068CDI概述

Programmable Oscillators

8N4Q001EG-0068CDI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT (Integrated Device Technology)
产品种类
Product Category
Programmable Oscillators
产品
Product
XO

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
一周测评情报
hello,大家好~测评情报又来啦~话说小伙伴们最近有挖掘到的什么有趣的好板子吗??来看看最新的测评情报吧~ 好板正在等你来申请: 1.抢鲜体验米尔MYS-8MMX单板计算机 2.Silicon La ......
okhxyyo 测评中心专版
FPGA设计几个基本概念
FPGA同步时钟设计 简单说就是一个系统中(或系统中的一部分)都采用同一个时钟触发。系统中的(D)触发器全部都连接到一个时钟,而且只控制触发器的同步端(输入,同步置位,同步复位)。这样 ......
eeleader FPGA/CPLD
声音分贝的计算
声音分贝的计算公式为 10lg(Po/Pi)现在知道pi常取值为1mW且人平时活动在70dB的环境中很舒适那么把数值带入公式求出Po=10000W=10kW这个输出功率这么大?而且这个输出功率是环境中所有生源发出 ......
shaorc 模拟电子
红旗488怠速高基本设定方法
强制怠速学习 具体做法 1 首先将空气流量计后面软管卡箍松开,使进气软管和空气流量计之间漏进大量 空气。由于混合气过稀,怠速会低下来。 2 通过控制漏进空气的量,使怠速保持在860r/min左 ......
frozenviolet 汽车电子
09器件已出来大家来讨论讨论信号类会出什么
本帖最后由 paulhyde 于 2014-9-15 09:01 编辑 信号发生的请进。。。。。。。。 ...
dgqbt 电子竞赛
印度工程师起诉SpaceX 声称工作期间遭歧视
据报道,佛罗里达一名前SpaceX工程师以种族歧视为由起诉公司,他认为自己与其它一些员工职位虽然一样,但没有获得相同的培训机会,一些文档也无法查看。   这名员工叫Ajay Reddy,月初时他 ......
王达业 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1803  2100  597  1888  2348  28  5  51  33  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved