电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1118M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1118M00DGR概述

CMOS/TTL Output Clock Oscillator, 1118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1118M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1118 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MEMS倾角传感器在工业应用
MEMS产品早在1980年就已经存在了,与使用了CMOS工艺的一般半导体相比,因为晶圆制成非常复杂,包装也很耗功夫,使得工程标准化和低成本变得十分困难,所以只应用于有限的用途。但是,最近确定了 ......
sensorexpert 工业自动化与控制
通信背后,情在哭泣!
之前在嵌入式研讨会上,就听到过何老师的讨论:关于科技带来的利与弊。今天网上看到了一个文章,很有感慨: 电子通信给人类的文明带来前所未有的发展,可这背后人与人之间的情(亲情, ......
老夫子 无线连接
PCB设计中什么情况下使用沉金表面处理
本帖最后由 qwqwqw2088 于 2016-4-29 17:12 编辑 PCB设计中,沉金板成本比较高,一般情况下不需要用到沉金工艺。那么我们又该如何去区分哪种PCBA板是需要沉金,哪种线路板不需要沉金 ......
qwqwqw2088 PCB设计
【藏书阁】电子模拟技术基础第5版
37476 目录 1 绪论  1.1 信号  1.2 信号的频谱  1.3 模拟信号和数字信号   1.4 放大电路模型  1.5 放大电路的主要性能指标  小结  习题 2 运算放大器  2.1 集成电 ......
wzt 模拟电子
双全功能USB-C接口显示器方案,具体实现应用描述
随着显示技术的不断发展,显示器的分辨率也在不断地提升,从标清、高清、1080P、2K再到3K、4K的分辨率。由于高分辨率的显示器呈现出来的画面效果更加自然、细腻和清晰,所以也更受人们的 ......
Legendary008 国产芯片交流
请教如何用multisim软件做电路伏安特性曲线
请教各位高人,如何用multisim软件画电路伏安特性曲线?!!...
1叶扁舟 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1625  1124  1778  1189  2507  32  11  30  40  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved