电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1222M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1222MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC1222M00DGR概述

CMOS/TTL Output Clock Oscillator, 1222MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1222M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1222 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ccs6断点处不停
新手,在使用CCS6.1 进行开发,芯片TMS570,进入Debug,system reset后,代码断点处不会停下,求大神指点这是什么原因啊? 断点实在system reset 之后才打上的。245530 file:///C:\Users\USER\ ......
chenxi_2015 微控制器 MCU
NIOS外设IP使用手册
介绍了NIOS软核中各外设的使用和软件操作...
wstt FPGA/CPLD
TI C6678 CPPI( Multicore Navigator)疑问
在QMSS模块中的两个协处理器PDSP、两个Timer和Queue Manager他们之间的通信是怎样的,或者有哪些资料和这个是相似的,希望有大侠能指教一下。现在急需对这部分构建体系结构,尤其是多核之间的通 ......
似水如烟 DSP 与 ARM 处理器
C2000系列Concerto讲座 来了!
C2000系列Concerto讲座...
蓝雨夜 TI技术论坛
给热成像加一个铁红调色板
网上找到一张图片,参照这个用AI做一个渐变色570637 这个板子是EBAZ4205那个矿板,这个相机的驱动板,右下角的是ZYNQ芯片,左上角是以太网的PHY,可以看到热量主要集中在芯片中心的 ......
littleshrimp 测试/测量
求:字模提取软件^^
我在做LCD程序,用的是图形点阵, TOMY 0xA43,目前找到的“胖胖字模提取软件”总是得不到正常字形,是镜像。哪位兄弟姐妹有好的软件借来用用^^ 要字型好点的,“汉字字模点阵数据批量 ......
liqiangjr 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1944  178  1134  264  2621  40  7  54  37  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved