电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1131M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC1131M00DG概述

CMOS/TTL Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1131M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1131 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
美国众议院认定华为中兴可能危害其国家安全,那我们岂不是要把手上的IC全扒了
美帝这么一招到底想闹哪样,思科的设备在中国也是铺了一大片,现在中国的设备买过去了,就危害安全了。 思科没倒,是没办法拿反垄断法去说事,竟然这么一招,观望怎么收场,这对HW和ZTE都是一 ......
wstt 聊聊、笑笑、闹闹
基于labview的GMR虚拟仪器自动测试系统
基于LABVIEW的GMR虚拟仪器自动测试系统 摘 要:本文采用基于Labview的虚拟仪器技术,设计完成了一套具有GMR效应的样品的H—R曲线虚拟仪器测试系统,通过IEEE488总线对两个数字电压表的 ......
安_然 测试/测量
急!急!热释电传感器+微波传感器 信号处理
做毕业设设计,关于防盗报警的,在警情采集模块想用热释电传感器和微波传感器结合(双鉴器)减少误报率,但不知道该怎么设计,传感器该怎么选?信号处理电路该怎么设计?最终信号要输入到AT89C ......
杨闯 传感器
IP help 文档打不开
想查看关于这个IP 的help文档的时候,点击Documentation 276714 此时浏览器去本地找help文档,但是却提示 ”网络无法访问” 276716 去本地文件夹 D:\altera\16.0\quartus\common\help\webhe ......
yin4319 FPGA/CPLD
诺基亚N92(DVB-H手机).pdf
诺基亚N92(DVB-H手机).pdf...
wanilyccc PCB设计
非常简单的二阶低通无源滤波
截止频率50Hz,是不是就是套那个1/2pi*RC的公式???感觉算的不对,这个需要考虑什么增益啦,什么幅频相频吗??? ...
西里古1992 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 420  764  2530  1235  774  37  42  28  56  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved