电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JB91M0000DG

产品描述CMOS Output Clock Oscillator, 91MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JB91M0000DG概述

CMOS Output Clock Oscillator, 91MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JB91M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率91 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
OTL电路分析问题
如图所示,OTL电路 【1】电阻R5、R6和二极管D1为什么可以保证三极管V2、V3处于微导通状态? 【2】自举电容C2是如何自举工作的? 当输入Vin处于负半周时,因为三极管V1的集电极反相输出, ......
shaorc 模拟电子
创意婴儿监控手镯Sikker
Sikker看起来像是一个时尚的手镯,它可以作为i收音机、闹钟、手表。不过这些都不是他重要的功效,它所承担的任务是照顾好婴儿,让父母能远程知道孩子的状态,它的工作是基于一个中转设备,通过 ......
xyh_521 创意市集
28335浮点运算一直显示溢出
手头有两块相同的DSP板,烧写同样的程序,在线仿真时观察变量发现,两者结果不同,一个正常,另外一个显示计算结果1.#INF ,多次都是这样的问题,不知什么原因 ...
bingjie 微控制器 MCU
体验一下5元包邮的PCB打样
在论坛里看到2家PCB工厂掐起来了,PCB打样9元、5元、1元,淘宝里问了一下捷配的客服,回复9元包邮,很便宜了于是开始画板 下午把画好的2个板子发给客服,报价90元,说活动已经结束了,问什么时 ......
littleshrimp PCB设计
arm2410 串口中断
我想串口收到数据就中断,且发送的数据是32位,但每次貌似只能发8位 请问:如何初始化串口中断,和收32位数据的方案即可 对于初始化串口中断,我一直都是用的EINT中断,串口中断适用是否是 ......
xiaoyuansan ARM技术
用crosstool-ng在ubuntu下构建交叉编译环境
这个整的比较郁闷,公司的电脑太菜了,虚拟机一开,电脑连QQ都不敢开。编译一次耗费大量时间,在虚拟机下,还容易出问题。搞了几天,后来在家里的电脑上,28分钟就弄好了。下面记录流程: 1.下 ......
zhouning201 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2283  1153  2238  2703  719  22  1  36  8  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved