电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB503M000DG

产品描述LVPECL Output Clock Oscillator, 503MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB503M000DG概述

LVPECL Output Clock Oscillator, 503MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB503M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率503 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
在亚洲更快、更好地部署 Wi-Fi 的见解
随着 Wi-Fi 标准在全球范围内扩展频谱和范围,各国都面临着不同的挑战,因而采取了不同的推出方式。与 Jeff Lin 一起探索亚洲的部署策略。他将帮助工程师克服困难,提供解决方案,从而简化部署 ......
兰博 无线连接
uC/OS-II中的OSTimeDlyHMSM()函数的一个问题
在OSTimeDlyHMSM()函数中是这么写的: ticks = (hours * 3600L + minutes * 60L + seconds) * OS_TICKS_PER_SEC + OS_TICKS_PER_SEC * (milli + 500L / OS_TICKS_PER_SEC) / 1000L; loops = ......
38824520 嵌入式系统
【工程源码】基于双SDRAM图像缓存的NIOS 数码相框
在之前的FramerBuffer_VGA工程的基础上,加上了一片SDRAM专门用来作为显存 好处: 1、 高速图像刷新系统自带显存,无需公共用NIOS的SDRAM内存,给NIOS留出了带宽用于做其他事 缺点 ......
小梅哥 FPGA/CPLD
关于Far pointers的应用
vxworks对Far pointers有如下说明,谁能帮我详细解释一下,不是要翻译哟,谢谢呵呵  /* Far pointers * * Specify here which pointers may be far, if any. * Far pointers are u ......
benbeu 嵌入式系统
2.4g天线阻抗Π型电路调试
请问哪位可以提供一些天线阻抗匹配+斯密斯原图的调试实例,我现在遇到的问题就是:用斯密斯圆图工具理论算出来的参数(如:串并联/电容电感电阻),实际焊接到电路板上后再通过网分看斯密斯圆图 ......
xxhhzz 无线连接
关于MSP430的CPU集成的16个寄存器的问题
最近将MSP430和51单片机对比学习,发现MSP430的CPU与16个寄存器集成在一起,其中的4 个寄存器(R0 至R3)分别专门用作程序计数器、栈指针、状态寄存器和常数发生器。其余的寄存器为通用型寄存器 ......
adam_zhang41 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 614  792  1196  1129  353  13  16  25  23  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved