电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC571M000DGR

产品描述LVPECL Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC571M000DGR概述

LVPECL Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC571M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率571 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[ ST NUCLEO-U575ZI-Q 测评] 开箱
这应该是首次ST更换包装了,目前体验到的ST开发板基本都是塑料外壳,定制的外框卡住板子的,这次是用了盒装。接下来看下我们的新产品STM32U5系列的一款开发板。 665277 盒子里面还有一层 ......
流行科技 无线连接
如何优化军事应用射频连接器的选择与实现
射频同轴连接器和电缆是常见的元器件,在军事应用中发挥着基本不可见但非常关键的作用。该组件的工作是将频率高达数十千兆赫 (GHz) 的射频信号从天线传送到接收器。它必须可靠地处理敏感的射频 ......
btty038 无线连接
有奖评选“最佳助攻”,成就2023年您的“世界波”
无论您是不是球迷, 最近一定都或主动或被动地卷入 世界足球比赛的火热话题中…… 其实,我们身边何尝没有 一场场各种世界级的“杯赛”呢? ......
eric_wang 聊聊、笑笑、闹闹
元旦我要去女朋友家了带啥好?
女朋友江苏南通的,我浙江温州的。 自己一点酒也不会喝,也不会抽烟打牌之类。 女朋友家长之前喝酒,现在不咋喝了,我带啥过去比较好? ...
xutong 聊聊、笑笑、闹闹
大佬们看看这个485波形,为什么中间会有一段时间,然后就导致我的接收出错
理想的波形应该没有中间这一段。。。 第一张图时间太长了不能用6.2us 665335第二张图时间较短可以用 2.4us 665336 ...
史上最萌反派 模拟电子
【ST NUCLEO-U575ZI-Q 测评 】时钟配置-超个频
前言 默认芯片复位后以4MHz内部时钟运行,为了以高性能运行,我们需要配置系统时钟按照最大时钟频率运行。本篇测试RCC时钟配置,并进行超频测试。 过程 RCC模块 参考手册的《11 ......
qinyunti stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2490  1789  2806  2345  1493  7  49  31  41  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved