电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA362M000DG

产品描述LVPECL Output Clock Oscillator, 362MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA362M000DG概述

LVPECL Output Clock Oscillator, 362MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA362M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率362 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2013年TI电池管理系列研讨会开始报名!!
2013年,德州仪器(TI) 整装待发,强势推出全新研讨会系列——电池管理研讨会。最新的充电创新科技、最权威的电量计量和电池认证解决方案、最值得信赖的模拟前端和保护技术,将结合丰富全面的应 ......
wstt 能源基础设施
ST-link 指示灯突然不亮并无法使用
ST-link 的指示灯突然不亮了,然后就出现这个问题,烧录程序 提示没有STLINK ,这个是啥问题 该如何解决呢 ...
也许想你 stm32/stm8
小白求助,家里的TDR坏了
小白求助,家里的TDR坏了 没接任何东西,本来应该显示是断开的,却显示一条直线,就和你在端口上接一个50Ω负载一样的。 接一个short上去也是一样的,就是一条50Ω的直线。 求助哪位大神知道 ......
huashengzi 测试/测量
dsp小车循迹
菜鸟求助啊 ...
qqxiaoai DSP 与 ARM 处理器
2008年英特尔杯大学生电子设计竞赛—嵌入式系统专题邀请赛一等奖作品
本帖最后由 paulhyde 于 2014-9-15 09:01 编辑 参赛学校杭州电子科技大学   指导教师申兴发   参赛队员张斌吴积冰陈宁   作品题目   (中英文对照)嵌入式自主跟踪系统-球童机器人 ......
open82977352 机器人开发
稳压电源输出电压一直上升
1.稳压电源输出的电压一直在不断的缓慢上升是正常的么? 2.还有怎样才能提高带负载能力啊,3V的输出电压,负载好像小于30欧姆电压就会掉到3V以下,...
tww1994 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1362  1108  1756  2390  1269  40  3  41  2  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved