电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1268M00BGR

产品描述LVPECL Output Clock Oscillator, 1268MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1268M00BGR概述

LVPECL Output Clock Oscillator, 1268MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1268M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1268 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
PCB制板和贴片都需要给制作商那些文件
各位前辈: 请教下PCB制板和贴片都需要给制作商那些文件,只给他们需要的,不多给他们。谢谢指导! ...
1903644155 PCB设计
关于PDA电池电量的判断
我现在在做一个PDA的驱动,使用的是WinCE操作系统,要判断电池的剩余电量。 电池3600毫安,充满电是4.2V,PDA大概在3.5V时就不能正常工作了。 现在PDA本身可以检测到当前电压,有没有什么算法 ......
274960319 嵌入式系统
关于移植uC/OS-III的问题?
前几天移植了uC/OS-III系统,编译什么都能通过。 但是,写了个多任务的程序测试出现问题了。 假如有三个任务并发执行,但是第3个任务执行完后,并不会跳转到第1个任务那里去。代码如下, ......
yick 实时操作系统RTOS
PCI-5616/10614同步并行高速数据采集卡
采集卡概述 PCI-5616/10614数据采集卡是4通道同步并行高速数据采集卡,采用16Bit/14Bit高精度A/D,每通道最高采样率可同时达到5M/10MSps,高精度DDS数字频率合成;配有最高512M字节的DDR板 ......
拓普测控 测试/测量
STM32入门书籍选择
小弟看到有 《STM32自学笔记》、《例说STM32》这些书籍太多了。不知道前辈们都是选什么书籍入门的,推荐下啊。谢谢啦!...
lonerzf 单片机
cc2530中串口接收中断标志URX0IF不置1
cc2530中串口接收中断URX0IF不置1是怎么回事?那位遇到过类似的问题呢 ...
longjun2012 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 562  700  1838  1077  1008  17  37  52  42  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved