电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA347M000DG

产品描述LVPECL Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA347M000DG概述

LVPECL Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA347M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CC3200型号的Board and Device怎么设置呢
CC3200型号的Board and Device设置完后,每次都提示‘There are no debuggable cpus‘ 错误 ...
wangtuzi1888 无线连接
关于energia开发板管理器中遇见的问题
本人新手,电脑win7系统,64位,下载energia调试cc3200,安装包下载完成,驱动下载完成,软件能正常打开,但在开发板管理器中下载cc3200部分的时候进度极慢,还总是出错,导致无法下载完成,如 ......
陌溪777 嵌入式系统
SOSO让我开个育儿专区
可能是一下子看到了这么多宝宝,有很多还都是小宝宝,至少比我们家的小。今天SOSO就对我说,干脆你开个育儿专区算了。 我倒真想啊,要不那么多经验以后用不着了,真可惜。...
向农 聊聊、笑笑、闹闹
DSP与嵌入式系统技术研讨会,有兴趣的朋友看看!
随着电子信息技术和产业的发展,基于DSP 和多核CPU的嵌入式系统开发与应用,变得越来越复杂。为了使嵌入式系统开发者能尽快将其产品上市,芯片、软件、工具等专业公司纷纷推出针对DSP和多核CPU ......
soso 嵌入式系统
iar软件使用求助
iar 编译总出现错误error:cp001怎么回事?刚下了个win8的驱动了还是不行...
whbg 微控制器 MCU
320G 7200转 THINKPAD E520原装硬盘 笔记本硬盘换点东西 想换的进来看看
是从THINKPAD E520上面拆下了的 有一个坏道导致我开机卡住 重做系统之后就好使了 之后呢我买了块128G的固态按在笔记本上了 这个硬盘就放在这里了 反正硬盘可以使用 什么屏蔽坏道我也不会 谁有需 ......
583059823 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2706  1838  2834  2405  1385  47  27  5  13  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved