电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB269M000DGR

产品描述LVDS Output Clock Oscillator, 269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB269M000DGR概述

LVDS Output Clock Oscillator, 269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB269M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率269 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430G2553默认的MCLK、SMCLK、ACLK时钟频率
所用平台是MSP-EXP430G2 LaunchPad,MCU为MSP430G2553。 定时器法   也可使用一下代码进行验证,例如验证ACLK。 #include void main(void) { WDTCTL = WDTPW + WDTHOL ......
fish001 微控制器 MCU
什么样的浏览器才是嵌入式浏览器?
什么样的浏览器才能叫作前入式浏览器呢, 是只要可以用于嵌入式系统的浏览器都可以被叫作嵌入式浏览器吗? 嵌入式浏览器的最根本特点是什么?...
leslie 嵌入式系统
单片机仿真论坛
:) 42560...
肥猫 单片机
很给力!模拟电子电路的一点学习方法
发一份模拟电子电路的一点学习方法。这份资料很好,瞧瞧这个开头,就知道很实用。“《模拟电子电路》是电气、自动化、电子类专业必学的专业基础课主要内容 ,本课程知识点多、内容不便于理 ......
qwqwqw2088 模拟与混合信号
ADSP-CM408f L-link连接不了
在叉宝上买的,回来一看怎么上面有飞线啊。。。原厂这么搞的?是不是原厂的哦? J-Link连接也识别不了cpu,J-Link驱动v4.9的。不知道怎么办了,这还怎么搞? ...
call12580 ADI 工业技术
求助
本人采用stm8l,进入HALT低功耗状态,想用端口中断唤醒退出,其它端口中断没问题,唯独端口4EXTI4 中断不行,不知为何?哪位大虾知道请指教...
duibuqi stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 473  720  741  1056  823  10  15  22  17  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved