电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA196M000DGR

产品描述LVDS Output Clock Oscillator, 196MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA196M000DGR概述

LVDS Output Clock Oscillator, 196MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA196M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率196 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
今天收到了美信的样片了
:time:如题,中秋申请的,今天就到了还是挺快的,就是我申请了四种,只发来三种,美信是有最多三种的规定,不知道另一个会不会再发给我。。。。:time:...
drjloveyou DIY/开源硬件专区
有人成功显示了WINDML示例中的jpeg图像了吗?
我将例子wexjpeg_ugl.o下载到目标机,运行之后目标机屏幕显示“unable to open testimg1.jpg”,请高手帮忙解决一下,万分感谢...
sweety 嵌入式系统
如果can在短距离下可以正常收发,但长距离只能收不能发,是不是说明硬件问题
如果can在短距离下可以正常收发,但长距离只能收不能发,是不是说明硬件问题。 将长线改短线后程序能恢复。 不同的can设备板,可以收发,当然长距离会导致大量的错误帧。...
bassdiy 嵌入式系统
关于DM642芯片有关问题
我在使用DM642这款芯片,想要实现读指针与写指针的同步,这样才能使得到的数据都是正确的,我们所做的项目中读指针是通过网络来完成的,但测试后发现,写的速度比读要快,造成有些数据读出来时对的,有 ......
RexWoo 微控制器 MCU
基于虚拟仪器的无线心电监护系统上位机软件设计
基于虚拟仪器的无线心电监护系统上位机软件设计...
xtss 无线连接
在线急求 8051在keil中编程关于全局变量的问题!
我使用的是一款STC的一个有双串口的51片子,有1280byte的RAM和60K的ROM. 我声明了几个全局变量比如: unsigned int counst1; unsigned char buf; 然后在串口的中断程序中使用来存放接受数 ......
csdahai 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2294  2012  2680  848  392  17  29  4  25  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved