电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VA44M0000BGR

产品描述CMOS Output Clock Oscillator, 44MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VA44M0000BGR概述

CMOS Output Clock Oscillator, 44MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VA44M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率44 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【我与TI的结缘】+努力加奋斗
如果不是登陆的卡慢,也许与TI的缘分会更长久,接触TI产品以来,逐步的也是三部曲,入门, 研究,学习,往往沉浸在忘我的境地,总希望可以得到更多的实验机会,总是每次大半结束的蹉跎,时间的 ......
led2015 TI技术论坛
惊险!差一点被骗~~
前两天请深圳的朋友帮忙购买器件,昨天下班时候,找他要了银行账号,说是尽快给他汇款过去。 可能过了一个小时左右,突然来了一条短信: “钱还没有汇吧?我那张银行卡的磁条坏了,你把钱 ......
绿茶 聊聊、笑笑、闹闹
LM3S9B96如何让程序不烧写进Flash,直接下载到SRAM内运行?
我在网上看到了一些方法,但是不知道有没有实际做成功的同志?能否提供一些实际的经验或有用的资料?谢谢各位了!:congratulate: 马上要做前期开发的工作,不想总往Flash里烧写,以免出现各种 ......
ultrabenz 微控制器 MCU
怎么样提高基于FPGA设计的串口可靠性
各位达人: 俺的问题是怎么样提高基于FPGA设计的串口可靠性,在工程设计中,经常发现FPGA设计的串口在高速数据传递的过程中有丢包现象,怎样改进,请各位支招!...
eeleader FPGA/CPLD
tm4c123gxl使用串口,不连接串口设备(比如usb转串口)就不能用,为什么
配置使用tm4c123的几个串口,发现必须连上usb转串口,这个串口就能使,不连接,程序卡死。什么原因,下面贴上代码 //UART2 void ConfigureUART2(void) { // // Enable the peri ......
cttx 微控制器 MCU
LPC900系列单片机汇编指令集
不知道上传附件,所以只能做连接了http://www.bluestd.com/bbs/ShowPost.asp?id=257...
bluestdzp 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2918  384  1894  629  2179  42  51  30  58  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved