电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC689M000DGR

产品描述LVPECL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC689M000DGR概述

LVPECL Output Clock Oscillator, 689MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC689M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率689 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电子设计竞赛资料与经验
希望能够帮到需要的人 ...
崔孝钿 电子竞赛
关于结构体定义的一个小问题
见到有人这样定义结构体 typedef struct { int a; int b; }TestStruct, *TestStruct; 以上结构体定义*TestStruct是不是表示 TestStruct*的意思?如果定义一个结构体变量 TestSt ......
ggch 嵌入式系统
寻求项目合作或兼职
本人从事电子行业10多年,有一定的电子技术基础,能熟练使用C语言进行单片机开发,对IC卡、射频卡、红外线及无线数据传送有一定的使用经验。曾从事过电动车辆控制器、汽车电器、计量仪表等产品 ......
damafeng 嵌入式系统
求助:norflash和nand的区别
ARM开发板上貌似都有norflash和nandflash,我想问一下这两者有什么区别啊,上百度搜了一下,是关于结构的区别。我想知道这两者的在嵌入式里的功能的区别,最好能类比一下电脑什么的,通俗一点。 ......
xiaominthere 嵌入式系统
8.Net工作流:开源架构 E8.HelpDesk:服务台管理
E8.Net工作流开发架构,快速开发实施软件项目: E8.Net工作流是国内商业流程管理(BPM)领域在.Net平台上的领先产品, 是快速搭建流程管理自动化解决方案的IT技术平台,也是实施企业应用集 ......
竹子 嵌入式系统
SCR电路
近日看到一个电路,觉得该电路不是太合理,请大家帮忙看看。 电容放电时候,电感产生的高压是否会导致可控硅截止啊?...
netzhang 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1817  2446  1795  2192  2739  22  1  44  17  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved