电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB534M000DGR

产品描述LVDS Output Clock Oscillator, 534MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB534M000DGR概述

LVDS Output Clock Oscillator, 534MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB534M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率534 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何打开这种文件
有中文件不知道什么打开 这里发不了 懂的请联系我 是单片机的...
xxc555 嵌入式系统
第一次发指令触发不了DataReceived事件
遇到个问题,我用的是SerialPort类, 在打开端口后,第一次发送“AT”触发不了DataReceived事件,无论等多久,只有第二次发送的时候才会被触发,大家看看是怎么回事呢? if (sp.IsOpen) { ......
fsymd 嵌入式系统
洗碗机是如何实现水位控制的
现如今,洗碗机已经成了许多家庭厨房里的必备电器,那洗碗机到底是怎么控制水位的。 洗碗机里安装一个光电水位传感器,当水位下降到固定位置时,会发出信号提醒。同时,光电式水位传感器也可 ......
能点科技1 传感器
万能的坛友,帮忙分析一下这个电路,不慎感激
这个电路是AGC电路的一部分,VG1作为AGC的输出电压。VF3用于调节电路放大倍数,来控制VG1的大小。能力有限,理论分析不了,用了TINA仿真,看了之后更加凌乱了。。。希望各位大神帮忙分析一下, ......
dai277530706 模拟电子
wince 启动失败 没有液晶显示
我用的YL2410 优龙公司的开发板 s3c2410 但我装的周立功公司的 magic2410的 BSP 因为YL2410提供的 BSP是wince4.2版本改的,开发驱动不方便。 但我看它和周立功的板子很像,就挪用了周立功的bs ......
scx0704 嵌入式系统
千兆8B/10B编码 FPGA电路设计
最近在学习千兆8B/10B编码电路设计,由于没有通信方面的基础,网络上搜到的资料中的基础概念不是很清楚,现在主要有下面疑问,请通信大神帮忙解答一下: 1. 8B/10B映射表是规定好的吗?是不 ......
Kileo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 323  854  322  660  343  29  45  43  15  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved