电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB653M000DGR

产品描述LVDS Output Clock Oscillator, 653MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB653M000DGR概述

LVDS Output Clock Oscillator, 653MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB653M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率653 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wce5 基于mfc的对话框程序, 启动的时候如何让其隐藏?尝试了windows的方法不支持啊。
如题。求解。 wce5 基于mfc的对话框程序, 启动的时候如何让其隐藏?尝试了windows的方法不支持啊。 总是要闪一下才隐藏。...
zyandll 嵌入式系统
【LCD12864学习】第七篇方形显示
本帖最后由 常见泽1 于 2014-11-3 22:05 编辑 1. 原理图引脚 EN —— P2.0RS —— P2.1PSB —— P2.2RW —— P2.3 2. 显示方形 前面有了打点显示和直线显示的基础,做方形的 ......
常见泽1 微控制器 MCU
MPU605精度与采样频率
请问MPU6050 6轴 JY-61模块最小可以测量的倾角精度是多少度,采样频率可以到多少?有哪位大神试过,还请告知下,谢谢 ...
51xiaobai 51单片机
QNX操作系统入门学习
QNX是加拿大QNX软件系统有限公司(QSSL)开发的建立在微内核和完全地址空间保护基础之上的实时操作系统,QNX内核只提供操作系统最基本服务,通过基于消息传递的任务间通信将任务组织起来构 ......
wsdymg 嵌入式系统
高性能接触电阻测试系统
接触电阻是对通过闭合触点对的电流的阻抗。这种类型的测量是针对例如连接器、继电器和开关这样的器件进行的。该电阻通常非常小,范围从微欧到几个毫欧,因此需要采用4线测量法。可编程扫描仪通 ......
黑衣人 测试/测量
TL431这样设计是什么意思
57244 她的最小输出电压是Vref+5V 为什么? 如果我将R1两端短接 会怎么样呢? 高手指教...
heningbo 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 712  1771  1065  923  2365  31  21  3  51  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved