电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

28-003-172

产品描述Jumper Wires FLAT PIN STAKED FLEX MALE/FEMALE TIN ENDS
产品类别连接器    连接器   
制造商Aries Electronics
标准
下载文档 详细参数 全文预览

28-003-172在线购买

供应商 器件名称 价格 最低购买 库存  
28-003-172 - - 点击查看 点击购买

28-003-172概述

Jumper Wires FLAT PIN STAKED FLEX MALE/FEMALE TIN ENDS

28-003-172规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT
Reach Compliance Codecompliant
连接器类型INTERCONNECTION DEVICE
Base Number Matches1
nios中的编译器选项debug和release区别
请问nios中的编译器选项debug和release区别 谢谢 release能不能调试? 本帖最后由 tianma123 于 2012-3-15 10:11 编辑 ]...
tianma123 FPGA/CPLD
IAR430问题
IAR430中,不同的.c文件应该怎么相互包含...
风雨路 微控制器 MCU
开机自动运行问题
我现在要实现开机自动运行一个小程序,但是按照网上给的步骤 1.将MyApp.exe复制到目录 D:\WINCE420\PUBLIC\XSBase255_test\RelDir\XSBASE255_ARMV4Release下; 2.修改MyWinCE工程的project ......
pipiwo 嵌入式系统
如何读懂压敏电阻规格书?从相关术语到元件选型
问:压敏电阻规格说明 压敏电阻是非线性双向电压依赖型保护器件,具有相对较高的瞬态电流和能量等级(反应时长为纳秒至毫秒等级)。压敏电阻的快速反应时间用于防止电子电路出现电压瞬变、 ......
Jacktang 电源技术
FPGA异步时钟设计中的同步策略
1 引言 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1110  2028  57  2050  1165  54  3  8  56  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved