电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962D0053605QYA

产品描述Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36
产品类别存储   
文件大小192KB,共21页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962D0053605QYA概述

Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36

5962D0053605QYA规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DFP
包装说明DFP,
针数36
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
Is SamacsysN
最长访问时间20 ns
JESD-30 代码R-CDFP-F36
JESD-609代码e0
长度25.4 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织512KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.98 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距0.5 mm
端子位置DUAL
总剂量10k Rad(Si) V
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT9Q512E 512K x 8 RadTol SRAM
Data Sheet
September, 2008
FEATURES
20ns maximum (5 volt supply) address access time
Asynchronous operation for compatibility with industry-
standard 512K x 8 SRAMs
TTL compatible inputs and output levels, three-state
bidirectional data bus
Operational environment:
- Total dose: 50 krads(Si)
- SEL Immune 110 MeV-cm
2
/mg
- SEU LET
TH
(0.25) = 52 cm
2
MeV
- Saturated Cross Section 2.8E-8 cm
2
/bit
-<1.1E-9 errors/bit-day, Adams 90% worst case
environment geosynchronous orbit
Packaging:
- 36-lead ceramic flatpack (3.831 grams)
Standard Microcircuit Drawing 5962-00536
- QML Q and V compliant part
INTRODUCTION
The UT9Q512E RadTol product is a high-performance CMOS
static RAM organized as 524,288 words by 8 bits. Easy memory
expansion is provided by an active LOW Chip Enable (E), an
active LOW Output Enable (G), and three-state drivers.
Writing to the device is accomplished by taking Chip Enable (E)
input LOW and Write Enable (W) inputs LOW. Data on the eight
I/O pins (DQ
0
through DQ
7
) is then written into the location
specified on the address pins (A
0
through A
18
). Reading from
the device is accomplished by taking Chip Enable (E) and
Output Enable (G) LOW while forcing Write Enable (W) HIGH.
Under these conditions, the contents of the memory location
specified by the address pins will appear on the I/O pins.
The eight input/output pins (DQ
0
through DQ
7
) are placed in a
high impedance state when the device is deselected (E HIGH),
the outputs are disabled (G HIGH), or during a write operation
(E LOW and W LOW).
Clk. Gen.
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
Pre-Charge Circuit
Row Select
Memory Array
1024 Rows
512x8 Columns
I/O Circuit
Column Select
Data
Control
CLK
Gen.
A10
A11
A12
A13
A14
A15
A16
A17
A18
DQ
0
- DQ
7
E
W
G
Figure 1. UT9Q512E SRAM Block Diagram
1
用lm317扩流的电阻怎么确定?
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 ...
liu5013 电子竞赛
【低功耗】我的FPGA学习历程
网上转帖的学习经历74981...
hangsky FPGA/CPLD
EE坛友帐号被黑研究1
大家好,我是管管小号,看我的名字——名侦探柯丽,就知道我是一个名侦探,刚出世,请大家多多关照。 这第一个案子就是周末这几天发生的案件,EE坛友帐号被黑,发了大量的黄色信息的帖子。 ......
名侦探柯丽 聊聊、笑笑、闹闹
LED照明的电源拓扑结构讨论(转)
拓扑选择   表1中所显示的信息有助于为LED驱动器选择最佳的开关拓扑。除这些拓扑之外,您还可使用简易的限流电阻器或线性稳压器来驱动LED,但是此类方法通常会浪费过多功率。所有相关的设 ......
尘海月 模拟电子
关于继电器
请教各位大侠,有没有这样的继电器,就是说在一个继电器中包含有两个不同的线圈,每个线圈分别独立控制一个开关。相当于将两个普通的继电器整合到一个中去。...
leosky568 51单片机
基于DSP的阻抗参数测量问题
这是文献资料150314这是我编的程序150315按a caiyang fft quzhi ifft顺序打开 我是按文献的流程图对模拟信号进行采样然后进行fft ,取模值最大处然后其他频率处置0,再做ifft。 问题来了出 ......
Snootl DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2813  1631  2771  861  2604  23  33  57  59  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved